>┊
首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号: 
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:102739
 
资料名称:CY7C1470V33-167AXI
 
文件大小: 378.74K
   
说明
 
介绍:
72-Mbit (2M x 36/4M x 18/1M x 72) Pipelined SRAM with NoBL Architecture
 
 


: 点此下载
 
1
浏览型号CY7C1470V33-167AXI的Datasheet PDF文件第2页
2
浏览型号CY7C1470V33-167AXI的Datasheet PDF文件第3页
3
浏览型号CY7C1470V33-167AXI的Datasheet PDF文件第4页
4
浏览型号CY7C1470V33-167AXI的Datasheet PDF文件第5页
5
浏览型号CY7C1470V33-167AXI的Datasheet PDF文件第6页
6
浏览型号CY7C1470V33-167AXI的Datasheet PDF文件第7页
7
浏览型号CY7C1470V33-167AXI的Datasheet PDF文件第8页
8
浏览型号CY7C1470V33-167AXI的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
初步
72-mbit (2m x 36/4m x 18/1m x 72) 流水线
sram 与 nobl™ 体系结构
CY7C1470V33
CY7C1472V33
CY7C1474V33
柏树 半导体 公司
3901 第一 街道 San Jose
,
ca 95134 408-943-2600
文件 #: 38-05289 rev. *e 修订 十一月 23, 2004
特点
引脚兼容 和 功能上 等效 至 zbt™
支架 250-mhz 总线 运营 与 零 等待 国家
可用 速度 等级 是 250, 200, 和 167 mhz
内部 自我时间rol 至 消除
这 需要 至 使用 异步 oe
完全 已注册 (输入 和 产出) 用于 流水线
操作
字节 写 能力
单独 3.3v 电源 供应
3.3v/2.5v 我/o 电源 供应
快 时钟到输出 时间
3.0 ns (用于 250-mhz 设备)
3.0 ns (用于 200-mhz 设备)
3.4 ns (用于 167-mhz 设备)
时钟 启用 (cen
) 管脚 至 挂起 操作
同步 自定时 写入
cy7c1470v33 和 cy7c1472v33 可用 入点 无铅
100 tqfp, 和 165-球 fbga 软件包. cy7c1474v33
可用 入点 209-球 fbga 包装
ieee 1149.1 jtag boundary 扫描 兼容
突发 capability—linear 或 交错 突发 订单
“zz” 睡眠 模式 选项 和 停止 时钟 选项
功能 描述
这 cy7c1470v33, cy7c1472v33, 和 cy7c1474v33 是
3.3v, 2m x 36/4m x 18/1m x 72 同步 流水线 突发
srams 与 否 总线 latency™ (nobl
™)
逻辑, 分别.
他们 是 设计 至 支持无限 真 背靠背
阅读/写 运营 与 否 等待 国家. 这
cy7c1470v33, cy7c1472v33, 和 cy7c1474v33 是
配备 与 这 高级 (nobl) 逻辑 必填项 至 启用
连续的 阅读/写 运营 与 数据 正在 trans-
费雷德 开启 每 时钟 循环. 这个功能 戏剧性地 改进
这 吞吐量 的 数据 入点系统 那 需要 频繁
写/阅读 过渡. 这cy7c1470v33, cy7c1472v33,
和 cy7c1474v33 是 管脚 兼容 和 功能上 equiv-
阿伦特 至 zbt 设备.
全部 同步 输入 通过 通过 输入 寄存器 受控
由 这 上升 边缘 的 这 时钟. 全部 数据 产出 通过 通过
输出 寄存器 受控 由 t他 上升 边缘 的 这 时钟. 这
时钟 输入 是 合格 由 这 时钟 启用 (cen
) 信号,
哪个 当 取消断言 暂停 操作 和 扩展 这
上一个 时钟 循环.
写 运营 是 受控由 这 字节 写 选择
(bw
一个
–BW
h
用于 cy7c1474v33, bw
一个
–BW
d
用于 cy7c1470v33
和 bw
一个
–BW
b
用于 cy7c1472v33) 和 一个 写 启用 (我们)
输入. 全部 写入 是 进行 与 片上 同步
自定时 写 电路.
三个 同步 芯片 启用 (ce
1
, ce
2
, ce
3
) 和 一个
异步 输出 启用 (oe
) 提供 用于 容易 银行
选择 和 输出 三态 控制. 入点 订单 至 避免 总线
争用, 这 输出 驾驶员s 是 同步 三态
期间 这 数据 部分 的 一个 写 顺序.
逻辑 块 图表-cy7c1470v33 (2m x 36)
a0, a1, 一个
c
模式
BW
一个
BW
b
我们
CE1
CE2
CE3
oe
阅读 逻辑
DQs
DQP
一个
DQP
b
DQP
c
DQP
d
d
一个
t
一个
s
t
e?
e?
n
g
o
U
t
p
U
t
B
U
f
f
e?
s
记忆
阵列
e?
e?
输入
注册 0
地址
注册 0
写 地址
注册 1
写 地址
注册 2
写 登记处
和 数据 一致性
控制 逻辑
突发
逻辑
a0'
a1'
D1
D0
Q1
Q0
A0
A1
c
adv/ld
adv/ld
e?
输入
注册 1
s
e?
n
s
e?
一个
m
p
s
e?
clk
cen
驱动程序
BW
c
BW
d
ZZ
睡眠
控制
o
U
t
p
U
t
e?
g
s
t
e?
s
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com