ds90cf563/ds90cf564
LVDS 18-有点 颜色 扁平 面板 显示 (fpd) 链接—
65 MHz
概述 描述
这 DS90CF563 变送器 转换 21 比特 的 cmos/ttl
数据 进入 三个 LVDS (低 电压 差速器 信令)
数据 溪流. 一个 锁相 发送 时钟 是 已传输 入点
平行 与 这 数据 溪流 结束 一个 第四 LVDS 链接. 每
循环 的 这 发送 时钟 21 比特 的 输入 数据 是 抽样
和 已传输. 这 DS90CF564 接收器 转换 这
LVDS 数据 溪流 背面 进入 21 比特 的 cmos/ttl 数据. 在
一个 发送 时钟 频率 的 65 mhz, 18 比特 的 rgb 数据
和 3 比特 的 LCD 计时 和 控制 数据 (fpline,
fpframe, drdy) 是 已传输 在 一个 费率 的 455 Mbps 按
LVDS 数据 频道. 使用 一个 65 MHz 时钟, 这 数据 通过-
put 是 171 Mbytes 按 第二. 这些 设备 是 提供
与 坠落 边缘 数据 频闪 用于 方便 接口 与 一个
品种 的 图形 和 LCD 面板 控制器.
这个 芯片组 是 一个 理想 手段 至 解决 emi 和 电缆 尺寸
问题 关联的 与 宽, 高 速度 TTL 接口.
特点
n
20 至 65 MHz 轮班 clk 支持
n
向上 至 171 mbytes/s 带宽
n
电缆 尺寸 是 减少 至 保存 成本
n
290 mv 秋千 LVDS 设备 用于 低 emi
n
低 电源 CMOS 设计 (
&指示灯;
550 mW 典型值)
n
掉电 模式 保存 电源 (
&指示灯;
0.25 mw)
n
PLL 需要 否 外部 组件
n
低 配置文件 48-铅 TSSOP 包装
n
坠落 边缘 数据 频闪
n
兼容 与 tia/eia-644 LVDS 标准
n
单独 像素 按 时钟 XGA (1024 x 768)
n
支架 vga, svga, XGA 和 较高
n
1.3 Gbps 吞吐量
块 图表
三态
®
是 一个 已注册 商标 的 国家 半导体 公司.
DS90CF563
ds012615-2
订单 号码 DS90CF563MTD
请参见 ns 包装 号码 MTD48
DS90CF564
ds012615-1
订单 号码 DS90CF564MTD
请参见 ns 包装 号码 MTD48
July 1997
ds90cf563/ds90cf564 LVDS 18-有点 颜色 扁平 面板 显示 (fpd) 链接— 65 MHz
© 1998 国家 半导体 公司 DS012615 www.国家.com