特性
eroflex 电路
技术
– risc turboengines 为 这 future © scd5231 rev 1 12/22/98
块 图解
■
全部 militarized qed rm5231 微处理器
■
引脚 兼容 和 popular rm5230 和 分割 电源 sup
plies (2.5v 和 3.3v)
■
双 公布 superscalar 微处理器 - 能 公布 一个
integer 和 一个 floating-要点 操作指南 每 循环
●
133, 150 和 200 mhz 运行 发生率 – 咨询 工厂 为
最新的 speeds
●
325 dhrystone2.1 mips
●
specint95 5.0, specfp95 5.25
■
系统 接口 优化 为 embedded 产品
●
32-位 系统 接口 lowers 总的 系统 费用
●
高 效能 写 protocols maximize uncached 写
带宽 和 600 mb 每 第二 顶峰 throughput
●
运作 在 处理器 时钟 divisors 2, 2.5, 3, 3.5,4, 4.5, 5, 6, 7, 8, 9
●
ieee 1149.1 jtag boundary scan
■
整体的 在-碎片 caches
●
32kb 操作指南 和 32kb 数据 - 2 方法 设置 associative 和 每
设置 locking
●
virtually indexed, physically tagged
●
写-后面的 和 写-通过 在 每 页 基准
●
pipeline 重新开始 在 第一 翻倍 为 数据 cache misses
■
整体的 记忆 管理 单位
●
全部地 associative joint tlb (shared 用 i 和 d translations)
●
48 双 entries 编排 96 页
●
能变的 页 大小 (4kb 至 16mb 在 4x increments)
■
高-效能 floating 要点 单位
●
532 mflops 单独的-精确 效能
●
单独的 循环 repeat 比率 为 一般 单独的 精确 opera-tions
和 一些 翻倍 精确 行动
●
二 循环 repeat 比率 为 翻倍 精确 乘以 和 翻倍
精确 联合的 乘以-增加 行动
●
单独的 循环 repeat 比率 为 单独的 精确 联合的 乘以-
增加 运作
■
mips iv 操作指南 设置
●
floating 要点 乘以-增加 操作指南 增加 效能 在
信号 处理 和 graphics 产品
●
conditional moves 至 减少 branch 频率
●
index 地址 模式 (寄存器 + 寄存器)
■
embedded 应用 增强
●
specialized dsp integer 乘以-accumulate 操作指南 和 3
operand 乘以 操作指南
●
i 和 d cache locking 用 设置
●
optional 专心致志的 例外 vector 为 中断
■
全部地 静态的 cmos 设计 和 电源 向下 逻辑
●
备用物品 减少 电源 模式 和 wait 操作指南
●
2.7 w 典型 电源 @ 200mhz
●
2.5v 核心 和 3.3v io’s
■
128-管脚 电源 四方形-4 包装 (f22),
咨询 工厂 为
包装 配置
初步的
32-位 superscaler 微处理器
ACT5231