ICS502
loco™ pll 时钟 乘数
mds 502 d 1 修订 111000
综合 电路 系统, 公司 • 525 种族 街道 • san jose •ca•95126•(408) 295-9800tel • www.icst.com
• 已打包 作为 8 管脚 soic 或 模具
• ics’ 最低 成本 pll 时钟 加号 参考
• 零 ppm 乘法 错误
• 容易 至 级联 与 其他 5xx 系列
• 输入 水晶 频率 的 5 - 27 mhz
• 输入 时钟 频率 的 2 - 50 mhz
• 输出 时钟 频率 向上 至 160 mhz
• 低 抖动 - 50 ps 一个 西格玛
• 兼容 与 全部 受欢迎 cpus
• 职责 循环 的 45/55 向上 至 160 mhz
• 操作 电压 的 3.0 至 5.5v
• 工业 温度 版本 可用
• 25ma 驱动器 能力 在 ttl 级别
• 高级, 低 电源 cmos 流程
这 ics502 loco™ 是 这 大多数 成本 有效
方式 至 生成 一个 高 质量, 高 频率
时钟 输出 和 一个 参考 从 一个 低 频率
水晶 或 时钟 输入. 这 姓名 loco 看台 用于
低 成本 振荡器, 作为 它 是 设计 至 更换
水晶 振荡器 入点 大多数 电子 系统. 使用
相位-已锁定-回路 (pll) 技术, 这 设备
用途 一个 标准 基本面 模式, 物美价廉
水晶 至 生产 输出 时钟 向上 至 160 mhz.
已存储 入点 这 芯片’s rom 是 这 能力 至 生成
6 不同的 乘法 因素, 允许 一个
芯片 至 输出 许多 普通 频率 (请参见
第页 2).
块 图表
描述
特点
clk
水晶
振荡器
VDD 地
PLL
时钟
合成
和 控制
电路
输出
缓冲区
水晶
或 时钟
参考
X2
x1/iclk
输出
缓冲区
s1, s0
2