k4s281632b-n
cmos sdram
收缩-tsop
这 k4s281632b-n 是 134,217,728 比特 同步 高
数据 费率 动态 ram 有组织的 作为 4 x 2,097,152 字词 由
16 比特, 预制 与 samsung
′
s 高 业绩 cmos
技术. 同步 设计 允许 精确 循环 控制
与 这 使用 的 系统 时钟 我/o 交易记录 是 可能 开启
每 时钟 循环. 范围 的 操作 频率, programma-
ble 突发 长度 和 可编程 延迟 允许 这 相同
设备 至 是 有用的 用于 一个 品种 的 高 带宽, 高 perfor-
mance 记忆 系统 应用程序.
•电子元件工业联合会标准 3.3v 电源 供应
•lvttl 兼容 与 多路复用 地址
•四 银行 操作
•mrs 循环 与 地址 钥匙 程序
- cas 延迟 (2 &放大器; 3)
- 突发 长度 (1, 2, 4, 8 &放大器; 已满 page)
- 突发 类型 (顺序 &放大器; 交错)
•全部 输入 是 抽样 在 这 正 继续 边缘 的 这 系统
时钟.
•突发 阅读 单位 写 操作
•dqm 用于 掩蔽
•自动 &放大器; 自我 刷新
•64ms 刷新 期间 (4k 循环)
概述 描述特点
功能 块 图表
2m x 16bit x 4 银行 同步 dram 入点 stsop
银行 选择
数据 输入 注册
2m x 16
2m x 16
感觉 放大器
输出 bufferi/o 控制
色谱柱 解码器
延迟 &放大器; 突发 长度
编程 注册
地址 注册
行 缓冲区
刷新 计数器
行 解码器 列. 缓冲区
LRAS
LCBR
LCKE
LRAS LCBR LWE LDQM
clk CKE cs ras cas 我们 LDQM
LWE
LDQM
DQi
clk
添加
LCAS LWCBR
2m x 16
2m x 16
计时 注册
UDQM
* samsung 电子产品 储备金 这 右侧 至 变更 产品 或 规格 无 通知.
订购 信息
零件 否. 最大值 频率. 接口 包装
k4s281632b-nc/l1h 100mhz(cl=2)
LVTTL
54pin
stsop(二)
k4s281632b-nc/l1l 100mhz(cl=3)