半导体 组件 industries, llc, 2004
六月, 2004 − rev. 3
1
发行 顺序 号码:
mc100ep14/d
MC100EP14
3.3v / 5v1:5 差别的
ecl/pecl/hstl 时钟 驱动器
这 mc100ep14 是 一个 低 skew 1−to−5 差别的 驱动器, 设计 和
时钟 分发 在 mind, accepting 二 时钟 来源 在 一个输入
多路调制器. 这 ecl/pecl 输入 信号 能 是 也 差别的 或者
single−ended (如果 这 v
BB
输出 是 使用). hstl 输入 能 是 使用 当
这 lvep14 是 运行 下面 pecl 情况.
这 ep14 specifically guarantees 低 output−to−output skew. 最优的
设计, 布局, 和 处理 降低 skew 在里面 一个 设备 和 从
设备 至 设备.
至 确保 那 这 tight skew 规格 是 认识到, 两个都 sides 的
任何 差别的 输出 需要 至 是 terminated 甚至 如果 仅有的 一个 输出 是
正在 使用. 如果 一个 输出 一双 是 unused, 两个都 输出 将 是 left 打开
(unterminated) 没有 影响 skew.
这 一般 使能 (en
) 是 同步的, 输出 是 使能/
无能 在 这 低 状态. 这个 避免 一个 runt 时钟 脉冲波 当 这
设备 是 使能/无能 作 能 发生 和 一个 异步的
控制.这 内部的 flip flop 是 clocked 在 这 下落 边缘 的 这 输入
时钟, 因此 所有 有关联的 规格 限制 是 关联 至 这
负的 边缘 的 这 时钟 输入.
这 mc100ep14, 作 和 大多数 其它 ecl 设备, 能 是 运作
从 一个积极的 v
CC
供应 在 pecl 模式. 这个 准许 这 ep14 至 是
使用 为 高 效能 时钟 分发 在 5.0 v 系统.
designers 能 引领 有利因素 的 这 ep14’s 效能 至 distribute
低 skew clocks 横过 这 backplane 或者 这 板.
•
400 ps 典型 传播 延迟
•
100 ps device−to−device skew
•
25 ps 在里面 设备 skew
•
最大 频率 > 2 ghz 典型
•
这 100 序列 包含 温度 补偿
•
pecl 和 hstl 模式:
V
CC
= 3.0 v 至 5.5 v 和 v
EE
= 0 v
•
necl 模式:
V
CC
= 0 v 和 v
EE
= −3.0 v 至 −5.5 v
•
打开 输入 default 状态
•
这些 是 pb−free 设备
*For额外的 信息 在 我们的 pb−free strategy 和 焊接 详细信息, 请
下载 这 在 半导体 焊接 和 挂载 技巧
涉及 手工的, solderrm/d.
TSSOP−20
dt 后缀
情况 948e
标记 diagram*
一个 = 组装 location
L = 薄脆饼 lot
Y = 年
W = 工作 week
http://onsemi.com
100
EP14
ALYW
1
20
*for 额外的 标记 信息, 谈及 至
应用 便条 and8002/d.
看 详细地 订货 和 shipping 信息 在 这 包装
维度 部分 在 页 6 的 这个 数据 薄板.
订货 信息