1/16
¡ 半导体
MSM518221
描述
这 oki msm518221 是 一个 高 业绩 2-mbit, 256k
¥
8-有点, 字段 记忆. 它 是 设计 用于
高速 串行 访问权限 应用程序 这样的 作为 hdtvs, 常规 ntsc tvs, vtrs, 数字 movies
和 多-媒体 系统. 这 2-mbit 容量 适合 一个 字段 的 一个 常规 ntsc tv 屏幕.
每个 的 这 8-有点 飞机 有 分开 串行 写 和 阅读 端口. 这些 雇佣 独立 控制
时钟 至 支持 异步 阅读 和 写 运营. 不同的 时钟 费率 是 也 支持,
哪个 允许 备用 数据 费率 之间 写 和 阅读 数据 溪流.
这 msm518221 提供 高 速度 先进先出, 先进先出 第一-出点, 操作 无 外部 刷新:
它 刷新 其 dram 存储 细胞 自动, 所以 那 它 出现 完全 静态 至 这 用户.
此外, 完全 静态 类型 记忆 细胞 和 解码器 用于 串行 访问权限 启用 这 刷新 免费 串行
访问权限 操作, 所以 那 串行 阅读 和/或 写 控制 时钟 可以 是 暂停 高 或 低 用于 任何
持续时间 作为 长 作为 这 电源 是 开启. 内部 冲突 的 记忆 访问权限 和 刷新 运营
是 预防 由 特殊 仲裁 逻辑.
这 msm518221's 功能 是 简单, 和 类似 至 一个 数字 延迟 设备 谁的 延迟-有点-长度 是
很容易 设置 由 重置 计时. 这 延迟 长度, 和 这 号码 的 阅读 延迟 时钟 之间 写 和
阅读, 是 已确定 由 外部 受控 写 和 阅读 重置 计时.
附加 sram 串行 寄存器, 或 线 缓冲区 用于 这 初始 访问权限 的 256
¥
8-有点 启用 高 速度
第一-有点-访问权限 与 否 时钟 延迟 只是 之后 这 写 或 阅读 重置 计时.
这 msm518221 是 类似 入点 操作 和 功能 至 oki 1-mbit 字段 记忆 msm514221b.
它 有 一个 写 面具 功能 或 输入 启用 功能 (ie), 和 读取数据 正在跳过 功能 或 输出
启用 功能 (oe). 这 差异 之间 写 启用 (我们) 和 输入 启用 (ie), 和 之间
阅读 启用 (re) 和 输出 启用 (oe) 是 那 我们 和 re 可以 停止 串行 写/阅读 地址
增量, 但是 ie 和 oe 不能 停止 这 增量, 当 写/阅读 时钟 是 连续
已应用 至 msm518221. 这 输入 启用 (ie) 功能 允许 这 用户 至 写 进入 已选择 位置
的 这 记忆 仅, 离开 这 休息 的 这 记忆 内容 不变. 这个 便利 数据
加工 至 显示 一个 "图片 入点 图片" 开启 一个 tv 屏幕.
¡ 半导体
MSM518221
262,214-字
¥
8-有点 字段 记忆
这个 版本: jan. 1998
上一个 版本: 12月. 1996
e2l0032-17-y1