管脚 配置
32 pdip
特点
• 1m x 8 组织机构
• 单独 +5v 电源 供应
• 快 访问权限 时间 : 100/120/150/200ns
• 全部 静态 操作
• 完全 ttl 兼容
1
p/n:pm0137 rev. 3.8, jul. 16, 2001
MX23C8000
8m-有点 [1m x 8] cmos 面具 rom
• 操作 电流 : 40ma
• 备用 电流 : 100ua
• 包装
- 32 管脚 塑料 倾角
- 32 管脚 塑料 sop
- 32 管脚 塑料 plcc
- 32 管脚 塑料 tsop
概述 描述
这 mx23c8000 是 一个 5v 仅, 8m-有点, 阅读 仅
记忆. 它 是 有组织的 作为 1m 字词 由 8 比特, 操作-
ates 从 一个 单独 +5v 供应, 有 一个 静态 备用 模式,
和 有 一个 访问权限 时间 的 100/120/150/200ns. 它 是
设计 至 是 兼容 与 全部 微处理器 和
类似 应用程序 入点 哪个 高 业绩, 大型 有点
存储 和 简单 接口 是 重要 设计 con-
siderations.
mx23c8000 优惠 自动 电源-向下, 与 电源-
向下 受控 由 这 芯片 启用 (ce) 输入. 当
ce 去 高, 这 设备 自动 权力 向下
和 遗迹 入点 一个 低功耗 备用 模式 作为 长 作为
ce 遗迹 高.
mx23c8000 管脚 24 将 也 是 编程 要么 交流电-
活动 高 或 低 入点 订单 至 消除 总线 争用
入点 多个-总线 微处理器 系统.
32 sop
MX23C8000
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
A19
A16
A15
A12
A7
A6
A5
A4
A3
A2
A1
A0
Q0
Q1
Q2
vss
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
VCC
A18
A17
A14
A13
A8
A9
A11
oe/oe
A10
ce/ce
Q7
Q6
Q5
Q4
Q3
32 plcc 32 tsop
1
4
5
9
13
14 17 20
21
25
29
32
30
A14
A13
A8
A9
A11
oe/oe
A10
ce/ce
Q7
A7
A6
A5
A4
A3
A2
A1
A0
DQ
Q1
Q2
vss
Q3
Q4
Q5
Q6
A12
A15
A16
A19
VCC
A18
A17
MX23C8000
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
32
31
30
29
28
27
26
25
24
23
22
21
10
19
18
17
A19
A16
A15
A12
A7
A6
A5
A4
A3
A2
A1
A0
Q0
Q1
Q2
vss
VCC
A18
A17
A14
A13
A8
A9
A11
oe/oe
A10
ce/ce
Q7
Q6
Q5
Q4
Q3
MX23C8000
A11
A9
A8
A13
A14
A17
A18
VCC
A19
A16
A15
A12
A7
A6
A5
A4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
oe/oe
A10
ce/ce
Q7
Q6
Q5
Q4
Q3
vss
Q2
Q1
Q0
A0
A1
A2
A3
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
MX23C8000