te?
ch
tm
T15M256A
台湾 记忆 技术, 公司 储备金 这 右侧
p.1
出版物 日期: ap右. 2001
至 变更 产品 或 规格 无 通知. 修订:c
SRAM
32k x 8 低 电源
cmos 静态 ram
特点
•
访问权限 时间: 35ns/70ns
•
低 电源 消费 : 活动 200 mw(典型值.)
•
低 操作 电流 : 50ma
•
单独 +5电源 供应
•
完全 静态 操作 –否 时钟 或 刷新
必填项
•
全部 输入 一个d 产出 直接 ttl 兼容
•
通信on 我/o 能力
•
可用 软件包 :28-管脚 300 密耳 soj, 28-管脚
sop,tSOP-我 (前进 类型 ).
•
输出 启用 (
oe
) 可用 用于 很 快
访问权限
•
混合-模式 产出
管脚 配置
A12
A14
A7
A6
A5
A3
A4
A2
A1
A0
我/o1
我/o2
我/o3
vss
28
27
26
25
23
24
22
21
20
19
18
17
16
15
1
2
3
4
6
5
7
8
9
10
11
12
13
14
Vcc
A13
A8
A9
A11
A10
我/o8
我/o7
我/o6
我/o5
我/o4
我们
oe
cs
SOJ
&放大器;
SOP
概述 描述
这 t15m256a 是 一个 高 速度, 低 电源
cmos 静态 ram 有组织的 作为 32,768 x 8 比特
那 操作 开启 一个 单独 5-电压 电源 供应.
这个 设备 是 已打包 入点 标准 28-管脚 300 密耳
soj ,28-管脚 sop,TSOP-我 用于病房.
块 图表
解码器
控制
一个0
→
A14
→
cs
→
oe
→
我们
→
←
我 / o 1
←
我 / O8
Vcc
→
数据 我/o
核心
阵列
→
vss
.
.
.
.
.
管脚 描述
符号 描述
A0-A14 地址 输入
我/o1-我/o8 数据 输入/产出
cs
芯片 选择 输入
我们
写 启用
oe
输出 启用
Vcc 电源 供应
vss 接地
零件 号码 示例
包装 速度
T15M256A-35j soj35ns
T15M256A-70p tsop-我70ns
T15M256A-70DSOP 70ns
tsop-我
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
oe
A11
A9
A8
A13
我们
VCC
A14
A12
A7
A6
A5
A4
A3
A10
cs
我/o8
我/o7
我/o6
我/o5
我/o4
vss
我/o3
我/o2
我/o1
A0
A1
A2