传播 光谱 系统 ftg 用于 smp 系统
W159
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose • ca 95134 • 408-943-2600
文件 #: 38-07163 rev. *a 修订 12月 14, 2002
特点
• 最大化 emi 抑制 使用 柏树’s 传播
光谱 技术 (0.5% 向下 传播)
• 七 偏斜-受控 副本 的 cpu 和 16.667-mhz
同步 apic 输出
• 两个 副本 的 固定频率 33-mhz 产出
• 四 副本 的 66-mhz 固定频率 产出
• 两个 副本 的 cpu/2 产出 用于 同步 记忆
参考
• 一个 复制 的 48-mhz usb 输出
• 两个 副本 的 14.31818-mhz 参考 时钟
• 可编程 至 133- 或 100-mhz 操作
• 电源 管理 控制 针脚 用于 时钟 停止 和 关闭
向下
• 可用 入点 56-管脚 ssop
钥匙 规格
供应 电压: ...................................... v
DDQ3
= 3.3v±5%
v
DDQ2
= 2.5v±5%
cpu 输出 抖动:...................................................... 150 ps
cpudiv2, 3v33, apic 输出 抖动:............................250 ps
cpu, 3v33 输出 边缘 费率:.................................. >
1 v/ns
48-mhz, 3v66, 参考 输出 抖动:...............................500 ps
cpu0:6, cpudiv2_0:1 输出 偏斜: ..........................175 ps
3v66, apic0:6, 3v33 输出 偏斜:............................250 ps
cpu 至 3v66 输出 偏移量: .......... 0.0 至 1.5 ns (cpu 导联)
3v66 至 3v33 输出 偏移量: ........ 1.5 至 3.0 ns (3v66 导联)
cpu 至 apic 输出 偏移量: ............ 1 至 3.0 ns (cpu 导联)
cpu 至 3v33 输出 偏移量: ....... 1.5 至 4.0 ns (cpu 导联)
逻辑 输入, 除了 sel133/100#, 有 250-k
Ω
上拉 resis-
活动范围.
表 1. 管脚 可选择 频率
sel133/100# cpu0:6 (mhz) PCI
1 133 mhz 33.3 mhz
0 100 mhz 33.3 mhz
块 图表
管脚 配置
参考_[0:1]
cpu_[5:6]
cpudiv2_[0:1]
3v66_[0:3]
XTAL
pll 1
SPREAD#
X2
X1
3v33_[0:1]
apic_[0:4]
48MHz
PLL2
osc
÷
2
电源
sel133/100#
÷
2/
÷
1.5
向下
逻辑
÷
4
2
2
2
4
2
5
1
PWRDWN#
÷
2
FIXAPIC#
apic_[5:6]
2
cpu_[0:4]
5
6w/4w#
APIC2
地
APIC1
APIC0
VDDQ2
X1
X2
VDDQ3
ref0/fixapic#*
ref1/test#*
地
VDDQ3
地
48MHz
VDDQ3
3v66_0
3v66_1
VDDQ3
地
3v66_2
3v66_3
VDDQ3
3v33_0
3v33_1
W159
APIC3
APIC4
VDDQ2
APIC5
APIC6
地
SPREAD#*
VDDQ2
CPU0
CPU1
地
地
CPU2
CPU3
VDDQ2
VDDQ2
CPU4
CPU5
地
地
CPU6
VDDQ2
PWRDWN#*
地
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
32
31
30
29
地
6w/4w#*
VDDQ3
地
cpudiv2_0
cpudiv2_1
VDDQ2
sel133/100#
备注:
1. 针脚 表示 由 * 有 一个 250 k
Ω
上拉 电阻. 设计
应该 不 依靠 仅 开启 内部 上拉 电阻 至 设置 我/o
针脚 高.
[1]