1
ispLSI
®
1048E
高-密度 可编程序的 逻辑
函数的 块 diagramfeatures
• 高 密度 可编程序的 逻辑
— 8,000 pld 门
— 96 i/o 管脚, twelve 专心致志的 输入
— 288 寄存器
— 高-速 global interconnects
— 宽 输入 gating 为 快 counters, 状态
machines, 地址 decoders, 等
— 小 逻辑 块 大小 为 随机的 逻辑
— functionally 和 管脚-输出 兼容 至 isplsi 1048c
• 高 效能 e
2
CMOS
®
技术
—
f
最大值
= 125 mhz 最大 运行 频率
—
t
pd
= 7.5 ns 传播 延迟
— ttl 兼容 输入 和 输出
— 用电气 eraseable 和 reprogrammable
— 非-易变的
— 100% 测试 在 时间 的 制造
• 在-系统 可编程序的
— 在-系统 可编程序的 (isp™) 5v 仅有的
— 增加 制造 产量, 减少 时间-至-
market 和 改进 产品 质量
— reprogram 焊接 设备 为 faster prototyping
• 提供 这 使容易 的 使用 和 快 系统
速 的 plds 和 这 密度 和 flexibility
的 地方 可编程序的 门 arrays
— 完全 可编程序的 设备 能 联合的 glue
逻辑 和 structured 设计
— 增强 管脚 locking 能力
— 四 专心致志的 时钟 输入 管脚
— 同步的 和 异步的 clocks
— 可编程序的 输出 回转 比率 控制 至
降低 切换 噪音
— 有伸缩性的 管脚 placement
— 优化 global routing pool 提供 global
Interconnectivity
• isplsi 开发 tools
ispvhdl™ 系统
— vhdl/verilog-hdl/图式 设计 选项
— 函数的/定时/vhdl simulation 选项
ispds+™ vhdl 综合-优化 逻辑 fitter
— 支持 leading 第三-群 设计 环境
为 图式 俘获, 综合 和 定时
Simulation
— 静态的 定时 分析器
ispds™ 软件
— lattice hdl 或者 boolean 逻辑 entry
— 函数的 simulator 和 波形 viewer
isp daisy chain 下载 软件
输出 routing pool
输出 routing pool
F7 F6 F5 F4 F3 F2 F1 F0
B0 B1 B2 B3 B4 B5 B6 B7
A0
A1
A2
A3
A4
A5
A6
A7
输出 routing pool
输出 routing pool
输出 routing pool
CLK
E7 E6 E5 E4 E3 E2 E1 E0
C0 C1 C2 C3 C4 C5 C6 C7
D7
D6
D5
D4
D3
D2
D1
D0
输出 routing pool
逻辑
排列
DQ
DQ
DQ
DQ
global routing pool (grp) GLB
0139g1a-isp
描述
这 isplsi 1048e 是 一个 高-密度 可编程序的 逻辑
设备 containing 288 寄存器, 96 普遍的 i/o 管脚,
12 专心致志的 输入 管脚, 四 专心致志的 时钟 输入 管脚,
二 专心致志的 global oe 输入 管脚, 和 一个 global routing
pool (grp). 这 grp 提供 完全 interconnectivity
在 所有 的 这些 elements. 这 isplsi 1048e fea-
tures 5v 在-系统 programmability 和 在-系统
diagnostic 能力. 这 isplsi 1048e 提供 非-
易变的 reprogrammability 的 这 逻辑, 作 好 作 这
interconnect 至 提供 truly reconfigurable 系统. 一个
函数的 superset 的 这 isplsi 1048 architecture, 这
isplsi 1048e 设备 adds 二 新 global 输出 使能
管脚 和 二 额外的 专心致志的 输入.
这 基本 单位 的 逻辑 在 这 isplsi 1048e 设备 是 这
generic 逻辑 块 (glb). 这 glbs 是 labeled a0,
a1…f7 (看 图示 1). 那里 是 一个 总的 的 48 glbs 在 这
isplsi 1048e 设备. 各自 glb 有 18 输入, 一个 pro-
grammable 和/或者/独有的 或者 排列, 和 四 输出
这个 能 是 配置 至 是 也 combinatorial 或者
注册. 输入 至 这 glb 来到 从 这 grp 和
专心致志的 输入. 所有 的 这 glb 输出 是 brought 后面的
在 这 grp 所以 那 它们 能 是 连接 至 这 输入
的 任何 其它 glb 在 这 设备.
1048e_08
版权 © 1998 lattice 半导体 corp. 所有 brand 或者 产品 names 是 商标 或者 注册 商标 的 它们的 respective holders. 这 规格 和 信息 在此处 是 主题
至 改变 没有 注意.
lattice 半导体 corp., 5555 northeast moore ct., hillsboro, oregon 97124, 美国
july 1998
电话. (503) 681-0118; 1-800-lattice; 传真 (503) 681-3037; http://www.latticesemi.com