九月 15, 1999 (版本 5.0) 1
特点
• 高性能
- 5 ns pin-to-pin 逻辑 延误 开启 全部 针脚
-f
CNT
至 125 mhz
• 大型 密度 范围
- 36 至 288 宏单元 与 800 至 6,400 可用 盖茨
• 5 v 在系统内 可编程
- 耐力 的 10,000 程序/擦除 循环次数
- 程序/擦除 结束 已满 商业 电压 和
温度 范围
• 增强型 管脚-锁定 体系结构
• 灵活 36v18 功能 块
- 90 产品 条款 驱动器 任何 或 全部 的 18 宏单元
内 功能 块
- 全球 和 产品 期限 时钟, 输出 启用, 设置
和 重置 信号
• 广泛的 ieee 标准 1149.1 边界扫描 (jtag)
支持
• 可编程 电源 减少 模式 入点 每个
宏单元
• 回转 费率 控制 开启 个人 产出
• 用户 可编程 接地 管脚 能力
• 扩展 图案 安全 特点 用于 设计 保护
• 高驱动 24 ma 产出
• 3.3 v 或 5 v 我/o 能力
• 高级 cmos 5v fastflash 技术
• 支架 平行 编程 的 多个 xc9500
设备
家庭 概述
这 xc9500 cpld 家庭 提供 高级 在系统内
编程 和 测试一下 能力 用于 高 业绩,
概述 目的 逻辑 集成. 全部 设备 是 在系统内
可编程 用于 一个 最小值 的 10,000 程序/擦除
循环次数. 广泛的 ieee 1149.1 (jtag) 边界扫描 sup-
港口 是 也 包括 开启 全部 家庭 成员.
作为 显示 入点表 1, 逻辑 密度 的 这 xc9500 设备
范围 从 800 至 结束 6,400 可用 盖茨 与 36 至 288
寄存器, 分别. 多个 包装 选项 和 阿索-
已注册 我/o 容量 是 显示 入点助教 b le? 2 . 这 xc9500 fam-
ily 是 完全 引脚兼容 允许 容易 设计 迁移
跨越 多个 密度 选项 入点 一个 给定 包装 脚-
打印.
这 xc9500 建筑 特点 地址 这 需要-
部分 的 在系统内 可编程性. 增强型 管脚-锁定
能力 避免 昂贵的 板 返工. 一个 展开 jtag
说明书 设置 允许 版本 控制 的 编程 pat-
terns 和 在系统内 调试. 在系统内 编程
贯穿始终 这 已满 设备 操作 范围 和 一个 最小值
的 10,000 程序/擦除 循环次数 提供 担心-免费 侦察兵-
形象 和 系统 字段 升级.
高级 系统 特点 包括 输出 回转 费率 控制
和 用户可编程 接地 针脚 至 帮助 减少 系统
噪声. 我/操作系统 将 是 已配置 用于 3.3 v 或 5 v 操作. 全部
产出 提供 24 ma 驱动器.
体系结构 描述
每个 xc9500 设备 是 一个 子系统 由 的 多个
功能 块 (fbs) 和 我/o 块 (iobs) 完全 intercon-
已连接 由 这 fastconnect 开关 矩阵. 这 iob 专业版-
vides 缓冲 用于 设备 输入 和 产出. 每个 fb
提供 可编程 逻辑 能力 与 36 输入 和
18 产出. 这 fastconnect 开关 矩阵 连接 全部
fb 产出 和 输入 信号 至 这 fb 输入. 用于 每个 fb,
12 至 18 产出 (取决于 开启 包装 管脚-计数) 和
关联的 输出 启用 信号 驱动器 直接 至 这 iobs.
请参见图 1.
0
xc9500 在系统内 可编程
cpld 家庭
九月 15, 1999 (版本 5.0)
01*
右