整体的
电路
系统, 公司
ICS950908
初步的 产品 预告(展)
0653a—07/26/04
管脚 配置
推荐 应用:
通过 pro266/pn266/cle266/cm400 chipset 为 piii/tualatin/c3
处理器
输出 特性:
• 1 - 一双 的 差别的 cpu clocks @ 3.3v (ck408)/
• 1 - 一双 的 差别的 打开 流 cpu clocks (k7)
• 2 - 推 拉 cput_cs clocks @ 2.5v
• 3 - agp @ 3.3v
• 7 - pci @ 3.3v
• 1 - 48mhz @ 3.3v fixed
• 1 - 24_48mhz @ 3.3v
• 2 - ref @ 3.3v, 14.318mhz
关键 规格:
•
cpu_cs - cput/c: <±250ps
• cpu_cs - agp: <±250ps
• cpu - ddr/sd: <±250ps
• pci - pci: <500ps
可编程序的 定时 控制 hub™ 为 p4™
* 内部的 120k 拉-向上 电阻 至 vdd.
** 内部的 120k 拉-向下 电阻 至 地.
56-管脚 300-mil ssop
频率 表格
*fs0/ref0 1 56 vtt_pwrgd#**/ref1
地 2 55 VDDREF
X1 3 54 地
X2 4 53 cpuclkt/cpuclkoDT
VDDAGP 5 52 cpuclkc/cpuclko直流
*MOde/agpclk0 6 51 vddcpu3.3
*sel_408/k7/agpclk1
7 50 vddcpu2.5
*( pci_ S至P#) 一个 GPCLK2
8 49 cput0_cs
GNDA GP
9 48 cput1_cs
**fs1/pciclk_f
10 47 地
**SEL_sdr/DDR#/PCICLK1
11 46 FBOUT
*multsel/PCICLK2
12 45 buf_在
GNDPCI
13 44 ddrt0/sdram0
PCICLK3
14 43 ddrc0/sdram1
PCICLK4
15 42 ddrt1/sdram2
VDDPCI 16 41 ddrc1/sdram3
PCICLK5 17 40 vdd3.3_2.5
*(clk_stop#)/pciclk6 18 39 地
GND48 19 38 ddrt2/sdram4
*fs3/48mhz 20 37 ddrc2/sdram5
*fs2/24_48mhz 21 36 ddrt3/sdram6
AVDD48 22 35 ddrc3/sdram7
VDD 23 34 vdd3.3_2.5
地 24 33 地
IREF 25 32 ddrt4/sdram8
*(pd#)reset# 26 31 ddrc4/sdram9
SCLK 27 30 ddrt5/sdram10
SDATA 28 29 ddrc5/sdram11
ICS950908
0LESITLUM
tegraTdraoB
zmret/ecart
,recnerefer
=ferI
V
DD
)rr*3(/
tuptuO
tnerruC
Z@hoV
0smho05
,%1122=rr
am00.5=feri
FERI*4=hoI05@v0.1
1smho05
,%1574=rr
am23.2=feri
FERI*6=hoI05@v7.0
3SF2SF1SF0SF
KLCUPC
zHM
PGA
zHM
KLCICP
zHM
0000 00.06100.0800.04
0001 00.46100.2800.14
0010 06.66106.6603.33
0011 00.07100.8600.43
0100 00.57100.0700.53
0101 00.08100.2700.63
0110 00.58100.4700.73
0111 00.09100.6700.83
1000 08.6608.6604.33
1001 09.00172.7636.33
10 10 06.33108.6604.33
10 11 04.00208.6604.33
1100 06.6606.6603.23
1101 00.00106.6603.33
1110 00.00206.6603.33
1111 03.33106.6603.33
特性/益处:
• 可编程序的 输出 频率.
• 可编程序的 输出 分隔物 ratios.
• 可编程序的 输出 上升/下降 时间.
• 可编程序的 输出 skew.
• 可编程序的 展开 percentage 为 emi 控制.
• 看门狗 计时器 技术 至 重置 系统
如果 系统 malfunctions.
• 可编程序的 watch dog safe 频率.
• 支持 i
2
c index 读/写 和 块 读/写
行动.
• 使用 外部 14.318mhz 结晶.
产品 预告(展)
documents 包含 信息 在 新 产品 在 这 抽样 或者 preproduction 阶段 的 开发. 典型的 数据 和 其它 规格 是 主题 至
改变 没有 注意.