时钟 合成器 与 差速器 src 和 cpu 输出ts
CY28409
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose
,
ca 95134 • 408-943-2600
文件 #: 38-07445 rev. *b 修订 8月 26, 2003
特点
• 支架 英特尔
Pentium
4-类型 cpus
• 可选择 cpu 频率
• 3.3v 电源 供应
• 十 副本 的 pci 时钟
• 五个 副本 的 3v66 与 一个 可选 vch
• 两个 副本 48-mhz usb 时钟
• 三个 差速器 cpu 时钟 对
• 一个 差速器 src 时钟
•I
2
c 支持 与 回读 能力
• 理想 lexmark 传播 光谱 配置文件 用于 最大值
emi 减少
• 56-管脚 ssop 和 tssop 软件包
备注:
1. 信号 已标记 与 [*] 和 [**] 有 内部 上拉 和 下拉 电阻, 分别.
CPU src 3V66 PCI 参考 48M
x 3 x 1 x 5 x 10 x 2 x 2
块 图表
管脚 配置
参考_0
参考_1
新
XOUT
vss_参考
PCIF0
PCIF1
PCIF2
vdd_pci
vss_pci
PCI0
PCI1
PCI2
PCI3
vdd_pci
vss_pci
PCI4
PCI5
PCI6
PD#
3v66_0
3v66_1
vdd_3v66
vss_3v66
fs_b
vdd_一个
SDATA
vdd_src
SRCT
SRCC
vss_src
CPUT0
CPUC0
vdd_cpu
CPUT1
CPUC1
vss_cpu
CPUT2
CPUC2
vdd_cpu
cpu_stp#
fs_一个
vss_iref
IREF
vss_一个
vtt_pwrgd#
3v66_2
3v66_3
SCLK
vdd_48
vss_48
usb_48
3v66_4/vch
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
32
31
30
29
~
vdd_参考
XTAL
pll 参考 频率
XOUT
新
vdd_pci
osc
SCLK
PLL1
我
2
c
逻辑
vdd_48mhz
SDATA
vdd_3v66
分隔器
网络
vdd_cpu
fs_[a:b]
PD#
ref0:1
vtt_pwrgd#
IREF
3v66_[0:3]
pcif[0:2]
pci[0:6]
圆点_48
3v66_4/vch
2
PLL2
cput[0:2], cpuc[0:2]
vdd_src
srct, srcc
usb_48
cpu_stp#
pci_stp#
vdd_参考
圆点_48
pci_stp#
CY28409
56 ssop/tssop
[1]