>┊
首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号: 
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:990064
 
资料名称:ICS9250YF-38-T
 
文件大小: 136K
   
说明
 
介绍:
Frequency Generator with 200MHz Differential CPU Clocks
 
 


: 点此下载
 
1
浏览型号ICS9250YF-38-T的Datasheet PDF文件第2页
2
浏览型号ICS9250YF-38-T的Datasheet PDF文件第3页
3
浏览型号ICS9250YF-38-T的Datasheet PDF文件第4页
4
浏览型号ICS9250YF-38-T的Datasheet PDF文件第5页
5
浏览型号ICS9250YF-38-T的Datasheet PDF文件第6页
6
浏览型号ICS9250YF-38-T的Datasheet PDF文件第7页
7
浏览型号ICS9250YF-38-T的Datasheet PDF文件第8页
8
浏览型号ICS9250YF-38-T的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
综合
电路
系统, 公司
ics9250-38
0404b—12/23/02
块 图表
推荐 应用程序:
ck 408 时钟 用于 almador-m 移动电话 芯片组 与 tualatin
piii 处理器.
输出 特点:
3 差速器 cpu 时钟 对 @ 3.3v
7 pci (3.3v) @ 33.3mhz
1 usb (3.3v) @ 48mhz
1 圆点 (3.3v) @ 48mhz
1 参考 (3.3v) @ 14.318mhz
1 3v66 (3.3v) @ 66.6mhz
1 vch/3v66 (3.3v) @ 48mhz 或 66.6mhz
3 66mhz_出点/3v66 (3.3v) @ 66.6mhz_入点
或 66.6mhz
1 66mhz_入点/3v66 (3.3v) @ 输入/66mhz
特点:
almador 芯片组 有 一个 dll 驾驶 这 时钟 缓冲区
路径 用于 这 3 缓冲区 路径 66.6 mhz 产出,
66buf(0:2).
almador 板 水平 设计 必须 使用 管脚 22,
66buf_1, 作为 这 反馈 连接 从 这
时钟 缓冲区 路径 至 这 almador (gmch)
芯片组.
支架 传播 光谱 调制,
向下 传播 0 至 -0.5%.
高效 电源 管理 方案 通过 pd#,
cpu_stop# 和 pci_stop#.
钥匙 规格:
cpu 输出 抖动 &指示灯;150ps
3v66 输出 抖动 &指示灯;250ps
66mhz 输出 抖动 (缓冲 模式 仅) &指示灯;100ps
cpu 输出 偏斜 &指示灯;100ps
管脚 配置
56-管脚 300mil ssop/tssop
频率 发电机 与 200mhz 差速器 cpu 时钟
VDDREF
X1
X2
pciclk_f0
pciclk_f1
pciclk_f2
VDDPCI
PCICLK0
PCICLK1
PCICLK2
PCICLK3
VDDPCI
PCICLK4
PCICLK5
PCICLK6
VDD3V66
66mhz_out0/3v66_2
66mhz_out1/3v66_3
66mhz_out2/3v66_4
66mhz_入点/3v66_5
*PD#
VDDA
vtt_pwrgd#
参考
FS1
FS0
cpu_stop#*
CPUCLKT0
CPUCLKC0
VDDCPU
CPUCLKT1
CPUCLKC1
VDDCPU
CPUCLKT2
CPUCLKC2
MULTSEL0*
我 参考
FS2
48mhz_usb
48mhz_圆点
VDD48
3v66_1/vch_clk
pci_stop#*
3v66_0
VDD3V66
SCLK
s 数据
ics9250-38
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
功能
PLL2
PLL1
传播
光谱
48mhz_usb
pciclk (6:0)
3v66 (5:2,0)
66mhz_出点 (2:0)
48mhz_圆点
3v66_1/vch_clk
X1
X2
XTAL
osc
CPU
DIVDER
PCI
DIVDER
3V66
DIVDER
66MHz
DIVDER
PD#
cpu_stop#
pci_stop#
MULTSEL0
s 数据
SCLK
fs (2:0)
我 参考
66mhz_入点
控制
逻辑
配置.
注册.
参考
3
3
7
5
3
3
cpuclkt (2:0)
cpuclkc (2:0)
pciclk_f (2:0)
停止
停止
2SF1sF0sf
UPC
)zhm(
66V3
)zhm(
]0:2[ffub66
]2:4[66v3
)zhm(
f_icp
ICP
)zhm(
000 66.6666.6666.6633.33
001 00.00166.6666.6633.33
010 00.00266.6666.6633.33
011 33.33166.6666.6633.33
100 66.6666.66N我_zhm662/ni_zhm66
10 1 00.00166.66N我_zhm662/ni_zhm66
110 00.00266.66N我_zhm662/ni_zhm66
111 33.33166.66N我_zhm662/ni_zhm66
diM00 e?tatsirtetatsirtetatsirtetatsirT
diM01 2/klcT4/klcT4/klcT8/klct
diM10 devreserdevreserdevreserdevreseR
diM11 devreserdevreserdevreserdevreseR
* 这些 输入 有 150k 内部 上拉 电阻 至 vdd.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com