首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 电路图:    3万份资料
您现在的位置:首页 >  电路图 芯片中文资料列表  
 
 
介绍:

在160计数器中当S1=S2=0时计数器保持Q、C=0;当S1=S2=1时计数器计数。

A.   定义1#芯片为低位,2#芯片为高位。

用低位芯片的进位输出端C,作为向高位芯片进行进位的控制信号(不是用C的边沿去触发高位计数器的CP脉冲端,而是去控制高位计数器的当S1、S2端,从而控制高位计数器的计数或是保持)。当低位计数器计数状态从0到8时,C=0,使高位计数器的S1=S2=0,处于保持状态,高位计数器不能进行计数;当低位计数器计数到9状态(即Q3Q2Q1Q0=1001)时,C=1,由于两集成计数器共A.   用同一个CP脉冲,虽然S1=S2=1,但CP脉冲有效边沿已过,高位计数器并不计数;在低位计数器的一个计数循环中,只有当第十个CP脉冲到来时,高位计数器的S1=S2=1,处于计数状态,允许计数,使高位计数器递加1。也就是说,低位计数器每一个计数循环(10个状态)中,C端只在最后一个状态发出一个进位控制信号,开启高位计数器进行计数。

本次进位完毕后,低位计数器归0,同时C=0,使高位计数器的S1=S2=0,封锁了高位计数器的CP端,即使有CP脉冲,但高位计数器也不计数。从而使得低位计数器每一个计数循环完成后,允许高位计数器计数1,达到进位的目的。这种方式级联同步计数器,所有集成计数器共用同一个CP脉冲触发,是同步计数器,可以克服异步计数器中的过度干扰。 前面我们讨论了十进制集成计数器的级联,组成的计数器是百进制、千进制、10i进制的计数器。用16进制集成计数器进行级联,得到的是几进制计数器呢?按数学上的计数规律,以16进位,就是16进制,得到16i进制计数器(i:为16进制数的位数,即16进制集成计数器的个数),图1就是由两个16进制集成计数器级联组成的一个162=256进制计数器。

256进制计数器电路图

图1  两个16进制集成计数器级联组成的=256进制计数器

 
 

更多 110
关于我们 | 联系我们 | IC列表库索引1 | IC列表库索引2 | IC列表库索引3 | IC列表库索引4 |
深  圳13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com