256/512/1k/2k/4k x 9 异步的 先进先出
cy7c419/21/25/29/33
Cypress 半导体 公司
• 3901 北 第一 街道 • San Jose • ca 95134 • 408-943-2600
Februar
y1988 - 修订 十一月 4 , 1997
/25/29/
特性
• 异步的 第一-在 第一-输出 (先进先出) 缓存区 memories
• 256 x 9 (cy7c419)
• 512 x 9 (cy7c421)
• 1k x 9 (cy7c425)
• 2k x 9 (cy7c429)
• 4k x 9 (cy7c433)
• 双-ported 内存 cell
• 高-速 50.0-mhz 读/写 独立 的
depth/宽度
• 低 运行 电源: i
CC
= 35 毫安
• empty 和 全部 flags (half 全部 标记 在 standalone)
• ttl 兼容
• retransmit 在 standalone
• expandable 在 宽度
• plcc, 7x7 tqfp, soj, 300-mil 和 600-mil 插件
• 管脚 兼容 和 functionally 相等的 至 idt7200,
idt7201, idt7202, idt7203, idt7204, am7200, am7201,
am7202, am7203, 和 am7204
函数的 描述
这 cy7c419, cy7c420/1, cy7c424/5, cy7c428/9, 和
cy7c432/3 是 第一-在 第一-输出 (先进先出) memories offered 在
600-mil 宽 和 300-mil 宽 包装. 它们 是, respec-
tively, 256, 512, 1,024, 2,048, 和 4,096 words 用 9-bits wide.
各自 先进先出 记忆 是 有组织的 此类 那 这 数据 是 读 在
这 一样 sequential 顺序 那 它 是 写. 全部 和 empty
flags 是 提供 至 阻止 overrun 和 underrun. 三
额外的 管脚 是 也 提供 至 facilitate unlimited expan-
sion 在 宽度, depth, 或者 两个都. 这 depth expansion 技巧
steers 这 控制 信号 从 一个 设备 至 另一 在 paral-
lel, 因此 eliminating 这 串行 增加 的 传播 延迟,
所以 那 throughput 是 不 减少. 数据 是 steered 在 一个 类似的
manner.
这 读 和 写 行动 将 是 异步的; 各自
能 出现 在 一个 比率 的 50.0 mhz. 这 写 运作 occurs
当 这 写 (w
) 信号 是 低. 读 occurs 当 读 (r)
变得 低. 这 nine 数据 输出 go 至 这 高-阻抗
状态 当 r
是 高.
一个 half 全部 (hf
) 输出 标记 是 提供 那 是 有效的 在 这 stan-
dalone 和 宽度 expansion 配置. 在 这 depth ex-
pansion 配置, 这个 管脚 提供 这 expansion 输出
(xo
) 信息 那 是 使用 至 tell 这 next 先进先出 那 它 将 是
使活动.
在 这 standalone 和 宽度 expansion 配置, 一个 低
在 这 retransmit (rt
) 输入 导致 这 fifos 至 retransmit 这
数据. 读 使能 (r
) 和 写 使能 (w) 必须 两个都 是
高 在 retransmit, 和 然后 r
是 使用 至 进入 这 数据.
这 cy7c419, cy7c420, cy7c421, cy7c424, cy7c425,
cy7c428, cy7c429, cy7c432, 和 cy7c433 是 fabricated
使用 一个 先进的 0.65-micron p-好 cmos 技术. 在-
放 静电释放 保护 是 更好 比 2000v 和 获得-向上 是 前-
vented 用 细致的 布局 和 守卫 rings.