ds90cf583/ds90cf584
LVDS 24-位 颜色 Flat 嵌板 显示 (fpd) Link—
65 MHz
一般 描述
这 DS90CF583 传输者 converts 28 位 的 cmos/ttl
数据 在 四 LVDS (低 电压 差别的 signaling) 数据
streams. 一个 阶段-锁 transmit 时钟 是 transmitted 在 par-
allel 和 这 数据 streams 在 一个 fifth LVDS link. 每 循环
的 这 transmit 时钟 28 位 的 输入 数据 是 抽样 和
transmitted. 这 DS90CF584 接受者 converts 这 LVDS
数据 streams 后面的 在 28 位 的 cmos/ttl 数据. 在 一个 trans-
mit 时钟 频率 的 65 mhz, 24 位 的 RGB 数据 和 4
位 的 LCD 定时 和 控制 数据 (fpline, fpframe,
drdy, 控制) 是 transmitted 在 一个 比率 的 455 Mbps 每
LVDS 数据 频道. 使用 一个 65 MHz 时钟, 这 数据 通过-
放 是 227 Mbytes 每 第二. 这些 设备 是 offered
和 下落 边缘 数据 strobes 为 便利的 接口 和 一个
多样性 的 graphics 和 LCD 嵌板 控制者.
这个 chipset 是 一个 完美的 意思 至 solve EMI 和 缆索 大小
问题 有关联的 和 宽, 高 速 TTL 接口.
特性
n
20 至 65 MHz 变换 clk 支持
n
向上 至 227 mbytes/s 带宽
n
缆索 大小 是 减少 至 保存 费用
n
290 mV 摆动 LVDS 设备 为 低 EMI
n
低 电源 CMOS 设计 (
<
550 mW 典型值)
n
电源-向下 模式 saves 电源 (
<
0.25 mw)
n
PLL 需要 非 外部 组件
n
低 profile 56-含铅的 TSSOP 包装
n
下落 边缘 数据 strobe
n
兼容 和 tia/eia-644 LVDS 标准
n
单独的 pixel 每 时钟 XGA (1024 x 768)
n
支持 vga, svga, XGA 和 高等级的
n
1.8 Gbps throughput
块 图解
触发-状态
®
是 一个 注册 商标 的 国家的 半导体 公司.
ds012616-24
顺序 号码 DS90CF583MTD
看 NS 包装 号码 MTD56
ds012616-1
顺序 号码 DS90CF584MTD
看 NS 包装 号码 MTD56
十一月 1996
ds90cf583/ds90cf584 LVDS 24-位 颜色 Flat 嵌板 显示 (fpd) Link— 65 MHz
© 1998 国家的 半导体 公司 DS012616 www.国家的.com