1/12九月 2004
■
5v tolerant 输入 和 输出
■
高 速:
t
PD
= 5.2 ns (最大值.) 在 v
CC
= 3v
■
电源 向下 保护 在 输入
和 输出
■
对称的 输出 阻抗:
|I
OH
| = i
OL
= 24ma (最小值) 在 v
CC
= 3v
■
pci 总线 水平 有保证的 在 24 毫安
■
保持平衡 传播 延迟:
t
PLH
≅
t
PHL
■
运行 电压 范围:
V
CC
(opr) = 2.0v 至 3.6v (1.5v 数据
保持)
■
管脚 和 函数 兼容 和
74 序列 125
■
获得-向上 效能 超过
500ma (jesd 17)
■
静电释放 效能:
hbm > 2000v (mil 标准 883 方法 3015);
mm > 200v
描述
这 74lcx125 是 一个 低 电压 cmos 四方形
总线 缓存区 fabricated 和 sub-micron 硅
门 和 翻倍-layer metal 线路 c
2
MOS
技术. 它 是 完美的 为 低 电源 和 高
速 3.3v 产品; 它 能 是 连接 至 5v
信号 环境 为 两个都 输入 和 输出.
这 设备 需要 这 3-状态 控制 输入 g
至 是 设置 高 至 放置 这 输出 在 至 这 高
阻抗 状态.
它 有 一样 速 效能 在 3.3v 比 5v
交流/act 家族, 联合的 和 一个 更小的 电源
消耗量.
所有 输入 和 输出 是 配备 和
保护 电路 相反 静态的 释放, 给
它们 2kv 静电释放 免除 和 瞬时 excess
电压.
74LCX125
低 电压 cmos 四方形 总线 缓存区 (3-状态)
和 5v tolerant 输入 和 输出
图示 1: 管脚 连接 和 iec 逻辑 symbols
表格 1: 顺序 代号
包装 t &放大; r
SOP 74LCX125MTR
TSSOP 74LCX125TTR
TSSOPSOP
rev. 5