64k/128k x 8/9 双-端口 静态的 内存
cy7c008/009
cy7c018/019
cypress 半导体 公司
•
3901 北 第一 街道
•
san jose
•
ca 95134
•
408-943-2600
文档 #: 38-06041 rev. *c 修订 六月 22, 2004
特性
• 真实 双-ported 记忆 cells 这个 准许 simulta-
neous 进入 的 这 一样 记忆 location
• 64k x 8 organization (cy7c008)
• 128k x 8 organization (cy7c009)
• 64k x 9 organization (cy7c018)
• 128k x 9 organization (cy7c019)
• 0.35-micron cmos for 最佳的 速/电源
• 高-速 进入: 12
[1]
/15/20 ns
• 低 运行 电源
—
起作用的: i
CC
= 180 毫安 (典型)
— 备用物品: i
SB3
= 0.05 毫安 (典型)
• 全部地 异步的 运作
• 自动 电源-向下
• expandable 数据 总线 至 16/18 位 或者 更多 使用 mas-
ter/从动装置 碎片 选择 当使用 更多 比 一个 设备
• 在-碎片 arbitration 逻辑
• semaphores 包含 至 准许 软件 handshaking
在 端口
• INTflags 为 端口-至-端口 交流
• 双 碎片 使能
• 管脚 选择 为 主控 或者 从动装置
• 商业的 和 工业的 温度 范围
• 有 在 100-管脚 tqfp
注释:
1. 看 页 6 为 加载 情况.
2. i/o
0
–i/o
7
为 x8 设备; i/o
0
–i/o
8
为 x9 设备.
3. 一个
0
–A
15
为 64k 设备; 一个
0
–A
16
为 128k.
4. BUSY是 一个 输出 在 主控 模式 和 一个 输入 在 从动装置 模式.
i/o
控制
地址
Decode
一个
0L
–A
15/16l
CE
L
OE
L
r/w
L
BUSY
L
i/o
控制
中断
Semaphore
Arbitration
SEM
L
INT
L
m/s
逻辑 块 图解
一个
0L
–A
15/16l
真实 双-ported
内存 排列
一个
0R
–A
15/16r
CE
R
OE
R
r/w
R
BUSY
R
SEM
R
INT
R
地址
Decode
一个
0R
–A
15/16r
[2]
[2]
[3]
[3]
[4]
[4]
[3] [3]
r/w
L
CE
0L
CE
1L
OE
L
i/o
0L
–i/o
7/8l
CE
L
r/w
R
CE
0R
CE
1R
OE
R
i/o
0R
–i/o
7/8r
CE
R
16/17
8/9
16/17
8/9
16/17 16/17
cy7c008/009
cy7c018/01964k/128k x 8/9 双-端口 静态的 内存