特点
•
256k x 16 组织机构(mx27c4096, 电子元件工业联合会 管脚
出点)
•
512k x 8 或 256k x 16 组织机构(mx27c4100,
rom 管脚 出点 兼容)
•
+12.5v 编程 电压
•
快 访问权限 时间: 100/120/150 ns
•
全部 静态 操作
•
完全 ttl 兼容
•
操作 电流: 60ma
•
备用 电流: 100ua
•
包装 类型:
- 40 管脚 塑料 倾角
- 44 管脚 plcc
- 40 管脚 sop
rev. 3.4, 8月. 22, 2001
p/n: pm0197
1
概述 描述
这 mx27c4100/4096 是 一个 5v 仅, 4m-有点, 一个 时间
可编程 阅读 仅 记忆. 它 是 有组织的 作为
256k 字词 由 16 比特 按 字(mx27c4096), 512k x 8
或 256k x 16(mx27c4100), 操作 从 一个 单独 + 5
电压 供应, 有 一个 静态 备用 模式, 和 特点 快
单独 地址 位置 编程. 全部 编程
信号 是 ttl 级别, 要求 一个 单独 脉冲. 用于
编程 外 从 这 系统, 现有 非易失存储器
程序员 将 是 已使用. 这 mx27c4100/4096
支架 一个 智能 快 编程 算法 哪个
可以 结果 入点 编程 时间 的 较少 比 两个 分钟.
这个 非易失存储器 是 已打包 入点 行业 标准 40 管脚
双列直插式 软件包, 40 铅 sop, 和 44 铅 plcc
软件包.
管脚 配置
sop/pdip(mx27c4100)
块 图表 (mx27c4100)
mx27c4100/27c4096
4m-有点 [512k x 8/256k x 16] cmos 非易失存储器
MX27C4100
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
A8
A9
A10
A11
A12
A13
A14
A15
A16
字节/vpp
地
q15/一个-1
Q7
Q14
Q6
Q13
Q5
Q12
Q4
VCC
A17
A7
A6
A5
A4
A3
A2
A1
A0
ce
地
oe
Q0
Q8
Q1
Q9
Q2
Q10
Q3
Q11
控制
逻辑
输出
缓冲区
Q0~Q14
q15/一个-1
ce
oe
字节/vpp
A0~A17
地址
输入
y-解码器
x-解码器
y-选择
4m 有点
细胞
MAXTRIX
VCC
地
.
.
.
.
.
.
.
.
.
.
.
.
.
.
.
.