e?
初步
信息 入点 这个 文件 是 提供 入点 连接 与 英特尔 产品. 否 许可证, 快递 或 默示, 由 禁止言 或 否则, 至 任何 知识分子 财产
权利 是 授予 由 这个 文件 或 由 这 销售 的 英特尔 产品. 除了 作为 提供 入点 英特尔’s 条款 和 条件 的 销售 用于 这样的 产品, 英特尔 假设 否
责任 无论如何, 和 英特尔 否认 任何 快递 或 默示 保修, 相关 至 销售 和/或 使用 的 英特尔 产品 包括 责任 或 保证 相关 至
健身 用于 一个 特别 目的, 适销性, 或 侵权 的 任何 专利, 版权 或 其他 知识分子 财产 右侧. 英特尔 产品 是 不 预期 用于 使用 入点
医疗, 生活 正在保存, 或 生活 维持 应用程序. 英特尔 保留 这 右侧 至 制造 变更 至 规格 和 产品 说明 在 任何 时间, 无 notice. 这
82093aa ioapic 将 包含 设计 缺陷 或 错误 已知 作为 勘误表. 电流 表征 勘误表 是 可用 开启 请求. 第三方 品牌 和 姓名 是
这 财产 的 他们的 各自 业主.
© 英特尔 公司 1996 将 1996 订单 号码:290566-001
提供 多处理机 中断
管理
动态 中断 分布-
路由 中断 至 这 最低
优先 处理器
软件 可编程 控制 的
中断 输入
关 荷载 中断 相关 交通
从 这 记忆 总线
24 可编程 中断
13 isa 中断 支持
4 pci 中断
1 中断/smi# rerouting
2 主板 中断
1 中断 已使用 用于 intr 输入
3 概述 目的 中断
独立 可编程 用于
边缘/水平 灵敏度 中断
每个 中断 可以 是 编程
至 响应 至 活动 高 或 低
输入
x-总线 接口
cs 用于 灵活 解码 的 这
ioapic 设备.
索引 注册 接口 用于
最佳 记忆 用法
寄存器 是 32-有点 宽 至 匹配
这 pci 至 主机 桥梁 体系结构
包装 64-管脚 pqfp
这 82093aa 我/o 高级 可编程 中断 控制器 (ioapic) 提供 多处理器 中断
管理 和 包含 两者都有 静态 和 动态 对称 中断 分布 跨越 全部 处理器. 入点
系统 与 多个 我/o 子系统, 每个 子系统 可以 有 其 自己的 设置 的 中断. 每个 中断 管脚 是
单独 可编程 作为 要么 边缘 或 水平 已触发. 这 中断 向量 和 中断 转向
信息 可以 是 指定 按 中断. 一个 间接 注册 访问 方案 优化 这 记忆 空间
需要 至 访问权限 这 ioapic’s 内部 寄存器. 至 增加 系统 灵活性 当 分配 记忆 空间
用法, 这 这 ioapic’s 2-注册 记忆 空间 是 re-locatable.
syste?m
Bus
我nte?右face
一个p我c
Bus
我nte?右face
clock
一个钕
右eset
d[7:0]
d/我#
一个[1:0]
rd#
w右#
cs#
apc我右e?q#
ap我c一个ck1#
ap我c一个ck2#
右eset
clk
apc我d[1:0]
apc我clk
apc我d[1:0]
apc我clk
apc我clk
我nte?rr向上t
c开启t右olle?右
test
test我n#
ioa_blk
图1. ioapic 简化 块 图表
82093aa 我/o 高级
可编程 中断
控制器 (ioapic)