DS1380
RAMport
DS1380
022598 1/3
特性
•
2k x 8 静态的 内存
•
8–bit transparent i/o 端口
•
电池 连接 提供 为 nonvolatility
•
多路复用 地址/数据 总线 减少 管脚 计数
•
5% 或者 10% v
CC
容忍
•
电源 失败 输出 信号
•
低 电源 cmos
•
24–pin 插件 包装 或者 optional 24–pin soic
•
ideally suited 为 微控制器 产品 作 增加
在 记忆
管脚 分派
V
CC
CLK
PO8
PI8
V
BAT
MEM
PO7
PI7
地
PO6
PI6
PO5
TOL
PF
PI1
PO1
PI2
PO2
PI3
PO3
PI4
PO4
PI5
地
1
2
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
24–pin 插件 (600 mil)
24–pin soic (300 mil)
管脚 描述
pi1 – pi8 – 端口 输入 (
µ
p 端口)
po1 – po8 – 端口 输出 (外部 端口)
PF
– 电源 失败 输出
CLK – 时钟
MEM – 记忆 选择
V
BAT
– + 电池 连接
V
CC
– +5 伏特
地 – 地面
描述
这 ds1380 是 一个 2k x 8 nonvolatile 静态的 内存 设计
至 连接 直接地 至 这 端口 管脚 的 一个 微控制器.
第八 的 ten 端口 管脚 必需的 至 接口 和 这 微观的-
控制 是 reproduced 用 这 ds1380 为 一般
目的 使用. 这 reproduced 端口 管脚 能 是 两个都 在-
puts 和 输出 和 将 呈现 exactly 这 一样 作
这 管脚 在 这 连结 微控制器. 这 静态的
内存 是 读 或者 写 和 三 successive 循环 con-
taining 高 顺序 地址, 低 顺序 地址 和 然后
数据. 读, 写 和 状态 信息 是 passed 至
这 ds1380 along 和 这 高 顺序 地址 转移.
当 transferring 数据 至 和 从 记忆, 这 i/o sta-
tus 是 锁 和 maintained. 所有 数据 在里面 这
ds1380 能 是 制造 nonvolatile 和 直接 连接
的 一个 3–volt lithium 电池. 这 ds1380 是 控制 用
仅有的 二 信号: 时钟 和 记忆 选择.