高级 信息
64k x 18 同步
高速缓存 3.3v ram
CY7C1331
CY7C1332
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose • ca 95134 • 408-943-2600
12月 1992 - 修订 april 1995
特点
• 支架 66-mhz pentium™ 处理器 高速缓存 系统
与 零 等待 国家
•
单独 3.3v 电源 供应
•
64k 由 18 普通 我/o
•
快 时钟到输出 次
— 8.5 ns
•
两位 环绕式 计数器 支撑 这 pentium
和 486 突发 顺序 (7c1331)
•
两位 环绕式 计数器 支撑 线性 突发 se-
quence (7c1332)
•
分开 处理器 和 控制器 地址 频闪
•
同步 自定时 写
•
直接 接口 与 这 处理器 和 外部 高速缓存
控制器
•
异步 输出 启用
•
电子元件工业联合会-标准 引出线
•
52-管脚 plcc 和 pqfp 包装
功能 描述
这 cy7c1331 和 cy7c1332 是 3.3v 64k 由 18 同步-
nous 高速缓存 rams 设计 至 接口 与 高速 mi-
croprocessors 与 最小值 胶水 逻辑. 最大值 访问权限 de-
铺设 从 时钟 上升 是 8.5 ns. 一个 2-有点 片上 计数器 捕获
这 第一 地址 入点 一个 突发 和 增量 这 地址 自动-
全面地 用于 这 休息 的 这 突发 访问权限.
这 cy7c1331 是 设计 用于 英特尔 pentium 和 i486
cpu-基于 系统; 其 计数器 跟随 这 突发 顺序 的
这 pentium 和 这 i486 处理器. 这 cy7c1332 是 archi-
tected 用于 处理器 与 线性 突发 序列. 突发 交流电-
cesses 可以 是 已启动 与 这 处理器 地址 频闪 (广告-
sp) 或 这 高速缓存 控制器 地址 频闪 (adsc) 输入.
地址 先进性 是 受控 由 这 地址 预付款-
门特 (adv
) 输入.
一个 同步 自定时 写 机制 是 提供 至 sim卡-
plify 这 写 接口. 一个 同步 芯片 选择 输入 和
一个 异步 输出 启用 输入 提供 容易 控制 用于
银行 选择 和 输出 三态 控制.
LogicBlockDiagram 管脚 配置
1331–1
至 pv我 e?w
PLCC
1331– 2
18
16 14
14
2
2
16
99
99
18
adv
clk
计时
控制
地址
注册
adv
逻辑
注册
64k x 9
ram 阵列
64k x 9
ram 阵列
oe
1
7C1331
8
9
10
11
12
13
14
15
16
17
18
19
20
46
45
44
43
42
41
40
39
38
37
36
35
34
2122 23 24 25 26 27 28 29 30 31 32 33
765432 525150494847
一个
一个
一个
一个
抄送
一个
一个
一个
一个
一个
一个
地
一个
clk
cs
一个
DQ
8
DQ
9
v
CCQ
v
SSQ
DQ
10
DQ
11
DQ
12
DQ
13
v
SSQ
v
CCQ
DQ
14
DQ
15
DP1
[2]
一个
7C1332
一个
dp
0
[2]
DQ
7
DQ
6
v
CCQ
v
SSQ
DQ
5
DQ
4
DQ
3
DQ
2
v
SSQ
v
CCQ
DQ
1
DQ
0
一个
oe
adv
ADSP
ADSC
水线
wh
一个
15
–A
0
数据
入点
ADSP
ADSC
wh
水线
wh
水线
DQ
15
–DQ
0
dp
1
–DP
0
一个
0
6
7
8
9
10
1
2
3
4
5
15
14
13
12
11
cs
v
选择 指南
7C1331–8
7C1332–8
7C1331–10
7C1332–10
7C1331–12
7C1332–12
最大值 访问权限 时间 (ns) 8.5 10 12
最大值 操作 电流 (ma) 商业 200 200 170
军事 200
备注:
1. dp
0
和 dp
1
是 功能上 等效 至 dq
x
.
pentium 是 一个 商标 的 英特尔 公司.