初步
32k x 8 静态 ram
f斧头 id: 1069
CY62256V
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose • ca 95134 • 408-943-2600
march 1996 – 修订 april 1998
特点
• 低 电压e? 范围:
—
2.7v
−
3.6v (62256v)
—
2.3v
−
2.7v (62256v25)
—
1.6v
−
2.0v (62256v18)
• 低 活动 电源 和 备用 电源
• 容易 记忆 扩展 与 ce
和 oe特点
• ttl-兼容 输入 和 产出
• 自动 掉电 当 取消选择
• cmos 用于 最佳 速度/电源
功能 描述
这 cy62256v 家庭 是 组成 的 三个 高性能
cmos 静态 ram’s 有组织的 作为 32,768 字词 由 8 比特. 容易
记忆 扩展 是 提供 由 一个 活动 低 芯片 启用
(ce
) 和 活动 低 输出 启用 (oe) 和 三态 driv-
ers. 这些 设备 有 一个 自动 掉电 功能,
减少 这 电源 消费 由 结束 99% 当 取消选择-
ed. 这 cy62256v 家庭 是 可用 入点 这 标准
450-密耳-宽 (300-密耳 车身 宽度) soic, tsop, 和 反向
tsop 软件包.
一个 活动 低 写 启用 信号 (我们
) 控件 这 令状-
ing/阅读 操作 的 这 记忆. 当 ce
和 我们 输入
是 两者都有 低, 数据 开启 这 八 数据 输入/输出 针脚 (我/o
0
通过 我/o
7
) 是 书面 进入 这 记忆 位置 地址 由
这 地址 目前 开启 这 地址 针脚 (一个
0
通过 一个
14
).
阅读 这 设备 是 已完成 由 正在选择 这 设备
和 启用 这 产出, ce
和 oe 活动 低, 同时 我们
遗迹 不活动 或 高. 下 这些 条件, 这 con-
帐篷 的 这 位置 地址 由 这 信息 开启 地址
针脚 是 目前 开启 这 八 数据 输入/输出 针脚.
这 输入/输出 针脚 保持 入点 一个 高阻抗 州 除非
这 芯片 是 已选择, 产出 是 已启用, 和 写 启用
(我们
) 是 高.
一个
9
一个
8
一个
7
一个
6
一个
5
一个
4
一个
3
一个
2
色谱柱
解码器
INPUTBUFFER
电源
向下
我们
oe
我/o
0
ce
我/o
1
我/o
2
我/o
3
1
2
3
4
5
6
7
8
9
10
11
14
15
16
20
19
18
17
21
24
23
22
顶部 查看
SOIC
12
13
25
28
27
26
地
一个
6
一个
7
一个
8
一个
9
一个
10
一个
11
一个
12
一个
13
我们
v
抄送
一个
4
一个
3
一个
2
一个
1
我/o
7
我/o
6
我/o
5
我/o
4
一个
14
一个
5
我/o
0
我/o
1
我/o
2
ce
oe
一个
0
我/o
3
512x512
阿拉
y
我/o
7
我/o
6
我/o
5
我/o
4
一个
10
C62256V–1
C62256V–2
22
23
24
25
26
27
28
1
2
5
10
11
15
14
13
12
16
19
18
17
3
4
20
21
7
6
8
9
oe
一个
1
一个
2
一个
3
一个
4
我们
v
抄送
一个
5
一个
6
一个
7
一个
8
一个
9
一个
0
ce
我/o
7
我/o
6
我/o
5
地
我/o
2
我/o
1
我/o
4
我/o
0
一个
14
一个
10
一个
11
一个
13
一个
12
C62256V–3
我/o
3
22
23
24
25
26
27
28
1
2
5
10
11
15
14
13
12
16
19
18
17
3
4
20
21
7
6
8
9
oe
一个
1
一个
2
一个
3
一个
4
我们
v
抄送
一个
5
一个
6
一个
7
一个
8
一个
9
一个
0
ce
我/o
7
我/o
6
我/o
5
地
我/o
2
我/o
1
我/o
4
我/o
0
一个
14
一个
10
一个
11
一个
13
一个
12
C62256V–4
我/o
3
tsop 我
顶部 查看
(不 至 缩放)
TSOP
我
顶部 查看
(
不
至
缩放
)
反向 引出线
逻辑 块 图表
管脚 配置