MOTOROLA
半导体 技术的 数据
顺序 这个 文档
用 mpc951/d
1
rev 0
motorola, 公司 2000
06/00
低 电压 PLL 时钟 驱动器
这 mpc951 是 一个 3.3v 兼容, pll 为基础 时钟 驱动器 设备
targeted 为 高 效能 时钟 tree 设计. 和 输出 发生率
的 向上 至 180mhz 和 输出 skews 的 375ps 这 mpc951 是 完美的 为 这
大多数 要求 时钟 tree 设计. 这 设备 雇用 一个 全部地
差别的 pll 设计 至 降低 cycle–to–cycle 和 长 期 jitter.
这个 参数 是 的 重大的 重要 当 这 时钟 驱动器 是
供应 这 涉及 时钟 为 pll’s 在 板 today’s 微处理器
和 asic’s. 这 设备 提供 9 低 skew 输出, 这 输出 是
configurable 至 支持 这 clocking needs 的 这 各种各样的 高
效能 微处理器.
•
全部地 整体的 pll
•
输出 频率 向上 至 180mhz
•
输出 使不能运转 在 高 阻抗
•
兼容 和 powerpc
, intel 和 高 效能 risc
微处理器
•
lqfp 包装
•
输出 频率 configurable
•
±
100ps 典型 cycle–to–cycle jitter
这 mpc951 使用 一个 差别的 pecl 涉及 输入 和 一个 外部
反馈 输入. 这些 特性 准许 为 这 mpc951 至 是 使用 作 一个
零 延迟, 低 skew 输出 缓存区. 在 增加, 这 外部 反馈
准许 为 一个 wider 多样性 的 input–to–output 频率 relationships. 这
ref_sel 管脚 准许 为 这 选择 的 一个 alternate lvcmos 输入 时钟
至 是 使用 作 一个 测试 时钟 或者 至 提供 这 涉及 为 这 pll 从 一个
lvcmos 源.
这 mpc951 是 全部地 3.3v 兼容 和 需要 非 外部 循环 过滤 组件. 所有 输入 接受 lvcmos 或者 lvttl
兼容 水平 当 这 输出 提供 lvcmos 水平 和 这 能力 至 驱动 terminated 50
Ω
传递 线条. 选择
输入 做 不 有 内部的 pull–up/pull–down 电阻器 和 因此 必须 是 设置 externally. 如果 这 pecl_clk 输入 是 不 使用,
它们 能 是 left 打开. 为 序列 terminated 50
Ω
线条, 各自 的 这 mpc951 输出 能 驱动 二 查出 给 这 设备 一个
有效的 输出 的 1:18. 这 设备 是 packaged 在 一个 7x7mm 32–lead lqfp 包装 至 提供 这 最佳的 结合体 的
板 密度 和 效能.
powerpc 是 一个 商标 的 国际的 业务 machines 公司. pentium 是 一个 商标 的 intel 公司.
MPC951
低 电压
pll 时钟 驱动器
fa 后缀
32–lead lqfp 包装
情况 873a–02