© 2000 仙童 半导体 公司 DS006466 www.仙女半.com
8月 1986
修订 april 2000
dm74s138 • dm74s139 解码器/多路分解器
DM74S138
•
DM74S139
解码器/多路分解器
概述 描述
这些 肖特基-夹紧 电路 是 设计 至 是 已使用
入点 高性能 记忆-解码 或 数据-路由
应用程序, 要求 很 短 传播 延迟 次.
入点 高性能 记忆 系统 这些 解码器 可以
是 已使用 至 最小化 这 效果 的 系统 解码. 当
已使用 与 高速 回忆, 这 延迟 次 的 这些
解码器 是 通常 较少 比 这 典型 访问权限 时间 的
这 记忆. 这个 手段 那 这 有效 系统 延迟
介绍 由 这 解码器 是 可忽略不计.
这 dm74s138 解码 一个-的-八 线条, 基于 在
这 条件 在 这 三个 二进制 选择 输入 和 这
三个 启用 输入. 两个 低电平有效 和 一个 有效-高
启用 输入 减少 这 需要 用于 外部 盖茨 或 倒置-
ers 当 正在扩展. 一个 24-线 解码器 可以 是 imple-
已结成 与 否 外部 逆变器, 和 一个 32-线 解码器
需要 仅 一个 逆变器. 一个 启用 输入 可以 是 已使用 作为
一个 数据 输入 用于 解复用 应用程序.
这 dm74s139 包括 两个 分开 两个-线-至-四-
线 解码器 入点 一个 单独 包装. 这 低电平有效 启用
输入 可以 是 已使用 作为 一个 数据 线 入点 解复用 应用程序-
区域.
全部 的 这些 解码器/demultiplexers 功能 完全 缓冲
输入, 介绍 仅 一个 归一化 荷载 至 其 驾驶
电路. 全部 输入 是 夹紧 与 高性能
肖特基 二极管 至 抑制 线-铃声响起 和 简化 系统-
透射电镜 设计.
特点
■
设计 具体而言 用于 高 速度:
记忆 解码器
数据 变速器 系统
■
dm74s138 3-至-8-线 解码器 包含 3 启用
输入 至 简化 层叠 和/或 数据 接待处
■
dm74s139 包含 两个 完全 独立 2-至-4-线
解码器/demultiplexers
■
肖特基 夹紧 用于 高 业绩
■
典型 传播 延迟 时间 (3 级别 的 逻辑)
DM74S138 8 ns
DM74S139 7.5 ns
■
典型 电源 耗散
DM74S138 245 mw
DM74S139 300 mw
订购 代码:
订单 号码 包装 号码 包装 描述
DM74S138N N16E 16-铅 塑料 双列直插式 包装 (pdip), 电子元件工业联合会 ms-001, 0.300 宽
DM74S139N N16E 16-铅 塑料 双列直插式 包装 (pdip), 电子元件工业联合会 ms-001, 0.300 宽