银行
号码
vref 银行 管脚 姓名/功能 可选 功能(s) 配置
功能
F484 B672 F672 F780 dqs 用于 x32
DIFFIO
速度 (1)
B2 VREF0B2 io diffio_rx21p D22 C1 C1 G27 高
B2 VREF0B2 io diffio_rx21n D21 D2 D2 G28 高
B2 VREF0B2 io diffio_tx21p E19 E3 E3 K21 高
B2 VREF0B2 io diffio_tx21n E20 E4 E4 K22 高
B2 VREF0B2 io diffio_rx20p/rup2 E21 K4 K4 H26 高
B2 VREF0B2 io diffio_rx20n/rdn2 E22 K3 K3 H25 高
B2 VREF0B2 io diffio_tx20p F3 F3 L22 高
B2 VREF0B2 io diffio_tx20n F18 F4 F4 L21 高
B2 VREF0B2 io diffio_rx19p F1 F1 H27 高
B2 VREF0B2 io diffio_rx19n F2 F2 H28 高
B2 VREF0B2 io diffio_tx19p G5 G5 L23 高
B2 VREF0B2 io diffio_tx19n G18 G6 G6 L24 高
B2 VREF0B2 VREF0B2 H18 H8 H8 E24
B2 VREF0B2 io diffio_rx18p G1 G1 J25 高
B2 VREF0B2 io diffio_rx18n J17 G2 G2 J26 高
B2 VREF0B2 io diffio_tx18p G19 G3 G3 L20 高
B2 VREF0B2 io diffio_tx18n G20 G4 G4 L19 高
B2 VREF0B2 io diffio_rx17p K6 K6 J27 高
B2 VREF0B2 io diffio_rx17n K5 K5 J28 高
B2 VREF0B2 io diffio_tx17p H3 H3 M22 高
B2 VREF0B2 io diffio_tx17n J19 H4 H4 M21 高
B2 VREF0B2 io diffio_rx16p L3 L3 K26 高
B2 VREF0B2 io diffio_rx16n L2 L2 K25 高
B2 VREF0B2 io diffio_tx16p L5 L5 M24 高
B2 VREF0B2 io diffio_tx16n H17 L4 L4 M23 高
B2 VREF1B2 io diffio_rx15p K27 高
B2 VREF1B2 io diffio_rx15n K28 高
B2 VREF1B2 io diffio_tx15p H19 L7 L7 M20 高
B2 VREF1B2 io diffio_tx15n H20 L6 L6 M19 高
B2 VREF1B2 io diffio_rx14p F21 M6 M6 L25 高
B2 VREF1B2 io diffio_rx14n F22 M7 M7 L26 高
B2 VREF1B2 io diffio_tx14p N26 高
B2 VREF1B2 io diffio_tx14n K17 N25 高
B2 VREF1B2 io diffio_rx13p G22 M4 M4 L27 高
B2 VREF1B2 io diffio_rx13n G21 M5 M5 L28 高
B2 VREF1B2 io diffio_tx13p L17 N24 高
B2 VREF1B2 io diffio_tx13n N23 高
B2 VREF1B2 VREF1B2 J18 L8 L8 K20
B2 VREF1B2 io diffio_rx12p H21 N6 N6 M25 高
B2 VREF1B2 io diffio_rx12n H22 N7 N7 M26 高
B2 VREF1B2 io diffio_tx12p J20 M8 M8 N22 高
B2 VREF1B2 io diffio_tx12n J21 M9 M9 N21 高
B2 VREF1B2 io diffio_rx11p M27 高
B2 VREF1B2 io diffio_rx11n N28 高
B2 VREF1B2 io diffio_tx11p K20 P8 P8 N20 高
B2 VREF1B2 io diffio_tx11n K21 N8 N8 N19 高
B2 VREF1B2 CLK0n L22 N2 N2 N27
B2 VREF1B2 CLK0p L21 N3 N3 P27
B2 VREF1B2 io CLK1n P26
B2 VREF1B2 CLK1p L20 M1 M1 P25
vcca_pll1 K19 M3 M3 P23
地
gnda_pll1 L19 N5 N5 P24
vccg_pll1 K18 M2 M2 P21
gndg_pll1 L18 N4 N4 P22
vcca_pll2 M18 P5 P5 R23
地
gnda_pll2 M19 P3 P3 R24
vccg_pll2 N18 P4 P4 R21
gndg_pll2 N19 P2 P2 R22
B1 VREF0B1 CLK2p M21 R1 R1 R27
B1 VREF0B1 CLK2n M22 R2 R2 T27
B1 VREF0B1 CLK3p M20 R3 R3 R25
B1 VREF0B1 io CLK3n R26
B1 VREF0B1 io diffio_rx10p T28 高
B1 VREF0B1 io diffio_rx10n U27 高
B1 VREF0B1 io diffio_tx10p N21 P6 P6 T21 高
B1 VREF0B1 io diffio_tx10n N20 P7 P7 T22 高
B1 VREF0B1 io diffio_rx9p R22 R6 R6 U26 高
B1 VREF0B1 io diffio_rx9n R21 R7 R7 U25 高
B1 VREF0B1 io diffio_tx9p P21 R8 R8 T19 高
B1 VREF0B1 io diffio_tx9n P20 R9 R9 T20 高
B1 VREF0B1 VREF0B1 P18 T8 T8 R19
B1 VREF0B1 io diffio_rx8p T22 R4 R4 V27 高
B1 VREF0B1 io diffio_rx8n T21 R5 R5 V28 高
B1 VREF0B1 io diffio_tx8p T23 高
B1 VREF0B1 io diffio_tx8n M17 T24 高
管脚 信息 用于 这 stratix™ ep1s10 设备, ver 3.7
(备注 2)
pt-ep1s10-3.7
版权 © 2006 altera corp.
管脚 列表
第页 1 的 24