初步
273-mhz 6-输出 缓冲区 用于 ddr400 dimms
CY28359
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose
,
ca 95134 • 408-943-2600
文件 #: 38-07636 rev. ** 修订 二月 16, 2004
特点
• 双 1- 至 3-输出 缓冲区/驾驶员
• 支架 向上 至 2 ddr dimms
• 产出 是 单独 已启用/已禁用
• 低偏斜 产出 (&指示灯; 100 ps)
• 支架 266-mhz, 333-mhz 和 400-mhz ddr sdram
• smbus 阅读 和 写 支持
• 节省空间 28-管脚 ssop 包装
功能 描述
这 cy28359 是 一个 2.5v 缓冲区 设计 至 分发
高速 时钟 入点 pc 应用程序离子. 这 零件 有 6 不同-
电位 产出. 设计师 可以 配置 这些 产出 至
支持 向上 至 两个 ddr dimms. 这 cy28359 可以 是 已使用 入点
连接词 与 这 cy28326 或 类似 时钟 合成器 用于
这 通过 p4x600 芯片组.
这 cy28359 也 包括 一个 smbus 接口 哪个 可以
启用 或 禁用 每个 输出 时钟. 开启 电源-向上, 全部 输出
时钟 是 已启用.
选择_地址
块 图表
buf_ina
SDATA
SCLK
DDRBT2
DDRBC2
管脚 配置
buff_inb
DDRBT0
DDRBC0
DDRBT1
DDRBC1
DDRAT0
DDRAC0
DDRAT1
DDRAC1
DDRAT2
DDRAC2
fb_outa
fb_outb
SMBus
解码
DDRAT2
SDATA
vss
VDD
DDRAC1
SCLK
DDRAC2
vss
DDRBT2
DDRBC2
vss
VDD
fb_outb
DDRBT0
vss
buf_ina
DDRAT0
DDRAC0
DDRAT1
vss
fb_outa
buf_inb
DDRBC0
DDRBT1
DDRBC1
VDD
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
28 管脚 ssop
c
y
2
8
3
5
9
选择_地址
VDD