初步
通用 时钟 芯片 用于 via™p4m/kt/km400a ddr 系统
cy28341-3
柏树 半导体 公司
• 3901 北 第一 街道 • San Jose
,
ca 95134 • 408-943-2600
文件 #: 38-07580 rev. ** 修订 october 3, 2003
特点
• 支架 通过 p4m/公里/kt/266/333/400a chipsets
• 支架 英特尔
Pentium
4, athlon™ 处理器
• 支架 两个 ddr dimms
• 提供:
— 两个 不同的 可编程 cpu 时钟 对
— 六个 差速器 ddr 对
— 三个 低-偏斜/-抖动 agp 时钟
— 七 低-偏斜/-抖动 pci 时钟
— 一个 48m 输出 用于 usb
— 一个 可编程 24m 或 48m 用于 sio
• 拨号盘-一个-频率
和 拨号盘-一个-db
特点
• 传播 光谱 用于 最好 emi 减少
• 看门狗 功能 用于 系统 回收
• smbus-兼容用于 可编程性
• 56-管脚 ssop 和 tssop 软件包
备注:
1. 针脚 已标记 与 [*] 有 内部 250 k
Ω
上拉 电阻. 针脚 已标记 与 [**] 有 内部 250 k
Ω
下拉 电阻.
表 1. 频率 选择 表
fs(3:0) CPU AGP PCI
0000 100.9 67.3 33.6
0001 100.0 66.7 33.3
0010 133.9 66.9 33.5
0011 133.3 66.7 33.3
0100 110.0 73.3 36.7
0101 145.2 72.6 36.3
0110 180.0 72.0 36.0
0111 198.4 71.7 35.8
1000 200.9 66.9 33.5
1001 200.0 66.7 33.3
1010 166.9 66.8 33.4
1011 166.6 66.6 33.3
1100 100.0 66.7 33.3
1101 133.3 66.7 33.3
1110 200.0 66.7 33.3
1111 166.6 66.6 33.3
blockdi图
管脚 配置
[1]
PLL1
S2D
转换
SMBus
WD
cpucs_t/c
VDDC
VDDI
cpu(0:1)/cpu0d_t/c
selp4_k7#
pci(3:6)
PCI_f
FS1
参考(0:1)
VDDR
FS0
48M
24_48m
FBOUT
ddrt(0:5)
SCLK
SDATA
PD#
agp(0:2)
VDDAGP
VDD48M
VDDD
XTAL
XOUT
XIn
FS2
PCI2
PCI1
VDDPCI
PLL2
SRESET#
/ 2
buf_入点
REF0
FS3
MULTSEL
ddrc(0:5)
WDEN
56 管脚 ssop
VSSR
*fs0/ref0
新
XOUT
VDDAGP
AGP0
*selp4_k7/agp1
VSSAGP
AGP2
PCI1
*multsel/pci2
VSSPCI
PCI3
PCI4
VDDPCI
PCI5
PCI6
VSS48M
**fs3/48m
**fs2/24_48m
VDD48M
VDD
vss
IREF
*pd#/sreset#
SCLK
SDATA
**fs1/pci_f
VDDR
vttpwrgd#/ref1
VSSC
cput/cpuod_t
cpuc/cpuod_c
VDDC
VDDI
cpucs_t
cpucs_c
FBOUT
buf_入点
DDRT0
DDRC0
DDRT1
DDRC1
VDDD
VSSD
DDRT2
DDRC2
DDRT3
DDRC3
VDDD
VSSD
DDRT4
DDRC4
DDRT5
DDRC5
VSSI
cy28341-3
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
1
2
3
4
5
6
7
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29