ispLSI
®
2032/一个
在系统内 可编程 高 密度 pld
2032_10
1
使用 isplsi 2032e 用于 新建 设计
特点
• 增强功能
— isplsi 2032a 是 完全 窗体 和 功能 兼容
至 这 isplsi 2032, 与 相同 计时
特异性 和 包装
— isplsi 2032a 是 已建成 开启 一个 高级 0.35 微米
e?
2
CMOS
®
技术
• 高 密度 可编程 逻辑
— 1000 pld 盖茨
— 32 我/o 针脚, 两个 专用 输入
— 32 寄存器
— 高 速度 全球 互连
— 宽 输入 浇口 用于 快 计数器, 州
机器, 地址 解码器, 等
— 小 逻辑 块 尺寸 用于 随机 逻辑
• 高 业绩 e?
2
CMOS
®
技术
—
f
最大值
= 180 mhz 最大值 操作 频率
—
t
pd
= 5.0 ns 传播 延迟
— ttl 兼容 输入 和 产出
— 电气 可擦除 和 可重新编程
— 非挥发性
— 100% 已测试 在 时间 的 制造
— 未使用 产品 期限 停机 保存 电源
• 在系统内 可编程
— 在系统内 可编程 (isp™) 5v 仅
— 增加 制造业 收益率, 减少 时间-至-
市场 和 改进 产品 质量
— 重新编程 焊接 设备 用于 更快 原型设计
• 优惠 这 轻松 的 使用 和 快 系统
速度 的 plds 与 这 密度 和 灵活性
的 字段 可编程 闸门 阵列
— 完成 可编程 设备 可以 联合收割机 胶水
逻辑 和 结构化 设计
— 增强型 管脚 锁定 能力
— 三个 专用 时钟 输入 针脚
— 同步 和 异步 时钟
— 可编程 输出 回转 费率 控制 至
最小化 开关 噪声
— 灵活 管脚 放置位置
— 优化 全球 路由 游泳池 提供 全球
Interconnectivity
描述
这 isplsi 2032 和 2032a 是 高 密度 程序-
mable 逻辑 设备. 这 设备 包含 32 寄存器,
32 通用 我/o 针脚, 两个 专用 输入 针脚, 三个
专用 时钟 输入 针脚, 一个 专用 全球 oe
输入 管脚 和 一个 全球 路由 游泳池 (grp). 这 grp
提供 完成 interconnectivity 之间 全部 的 这些
元素. 这 isplsi 2032 和 2032a 功能 5v 入点-
系统 可编程性 和 在系统内 诊断
能力. 这 isplsi 2032 和 2032a 报价 非-
挥发性 可重新编程性 的 这 逻辑, 作为 井 作为 这
互连 至 提供 真的 可重构 系统.
这 基本 单位 的 逻辑 开启 这些 设备 是 这 通用
逻辑 块 (glb). 这 glbs 是 已标记 a0, a1 .. a7
(图 1). 那里 是 一个 合计 的 八 glbs 入点 这 isplsi
2032 和 2032a 设备. 每个 glb 是 制造 向上 的 四
宏单元. 每个 glb 有 18 输入, 一个 可编程
和/或/独占 或 阵列, 和 四 产出 哪个 可以
是 已配置 至 是 要么 组合 或 已注册.
输入 至 这 glb 来 从 这 grp 和 专用
输入. 全部 的 这 glb 产出 是 带来了 背面 进入 这
grp 所以 那 他们 可以 是 已连接 至 这 输入 的 任何
glb 开启 这 设备.
功能 块 图表
全球 路由 pool
(grp)
A0
A1
A3
输入 总线
输出 路由 游泳池 (orp)
A7
A6
A5
A4
输入 总线
输出 路由 游泳池 (orp)
A2
GLB
Logic
阵列
DQ
DQ
DQ
DQ
0139bisp/2000
版权 © 2002 lattice 半导体 corp. 全部 品牌 或 产品 姓名 是 商标 或 已注册 商标 的 他们的 分别活动 持有人. 这 规格 和 信息 此处 是 主题
至 变更 无 通知.
lattice 半导体 corp., 5555 northeast moore ct., hillsboro, oregon 97124, 美国
tel. (503) 268-8000; 1-800-lattice; 传真 (503) 268-8556; http://www.latticesemi.com
january 2002