rev. b
信息 提供的 由 模拟 设备 是 相信 至 是 准确 和
可靠. 然而, 否 责任 是 假设 由 模拟 设备 用于 其
使用, 也没有 用于 任何 侵权 的 专利 或 其他 权利 的 第三 缔约方
哪个 将 结果 从 其 使用. 否 许可证 是 授予 由 蕴涵 或
否则 下 任何 专利 或 专利 权利 的 模拟 设备.
一个
AD9774
一个 技术 方式, p.o. 框 9106, norwood, ma 02062-9106, 美国
电话: 781/329-4700 世界 宽 web 现场: http://www.模拟.com
传真: 781/326-8703 © 模拟 设备, 股份有限公司., 1998
14-有点, 32 msps txdac+™
与 4
插值 过滤器
功能 块 图表
VCO
入点/分机
PLL
除法
PLLCOM
REFLO
pll 时钟
乘数
REFIO
贪睡
IOUTA
FSADJ
AD9774
睡眠
DCOM
DVDD
ICOMP ACOM AVDD
+1.2v 参考
和 控制 放大器
PLL
启用
PLLLOCK
CLK4
入点
PLLVDD
LPF
IOUTB
边缘
已触发
锁扣
14
14-有点
dac
数据
输入
(db13-db0)
2
2
1
2
4
4
14
14
14
clk 入点/出点
REFCOMP
产品 描述
这 ad9774 是 一个 单独 供应, 过采样, 14-有点 数字-至-
模拟 变频器 (dac) 优化 用于 波形 重建
应用程序 要求 例外 动态 范围. 制造-
已拍摄 开启 一个 高级 cmos 流程, 它 集成 一个 完成,
低 失真 14-有点 dac 与 一个 4
×
数字 插值 过滤器
和 时钟 乘数. 这 两个-舞台, 4
×
数字 插值
过滤器 提供 更多 比 一个 六个-fold 减少 入点 这 复杂性
的 这 模拟 重建-过滤器. 它 是否 所以 由 乘法 这
输入 数据 费率 由 一个 因素 的 四 同时 同时 抑制
这 原件 inband 图像 由 更多 比 69 db. 这 片上
时钟 乘数 提供 全部 这 必要的 时钟. 这 ad9774
可以 重建 满量程 波形 拥有 带宽 作为 高
作为 13.5 mhz 当 操作 在 一个 输入 数据 费率 的 32 msps
和 一个 dac 输出 费率 的 128 msps.
这 14-有点 dac 提供 差速器 电流 产出 至 支持
差速器 或 单端 应用程序. 一个 分段 电流
来源 体系结构 是 合并 与 一个 专有 开关 技术-
nique 至 减少 杂散 组件 和 增强 动态 按-
绩效. 匹配 之间 这 两个 电流 产出 确保
增强型 动态 业绩 入点 一个 差速器 输出 配置-
操作. 这 差速器 电流 产出 将 是 美联储 进入 一个 变压器
或 系紧 直接 至 一个 输出 电阻 至 提供 两个 互补,
单端 电压 产出. 一个 差速器 op 放大器 拓扑 可以
也 是 已使用 至 获取 一个 单端 输出 电压. 这 输出
电压 合规性 范围 是 名义上 1.25 v.
边沿触发 输入 锁扣, 一个 4
×
时钟 乘数, 和 一个 透射电镜-
温度 已补偿 带隙 参考 有 也 被 inte-
磨碎的 至 提供 一个 完成 单片 dac 解决方案. 灵活
供应 选项 支持 +3 v 和 +5 v cmos 逻辑 家庭.
ttl 逻辑 级别 可以 也 是 已容纳 由 减少 这
ad9774 数字 供应.
这 片上 参考 和 控制 放大器 是 已配置 用于
最大值 准确度 和 灵活性. 这 ad9774 可以 是 驱动
由 这 片上 参考 或 由 一个 品种 的 外部 参考
电压. 这 满量程 电流 的 这 ad9774 可以 是 已调整
结束 一个 2 ma 至 20 ma 范围, 因此 提供 附加 增益
测距 能力.
这 ad9774 是 可用 入点 一个 44-铅 mqfp 包装. 它 是
指定 用于 操作 结束 这 工业 温度 范围.
产品 亮点
1. 片上 4
×
插值 过滤器 缓解 模拟 重建
过滤器 要求 由抑制 这 第一 三个 图像 由 69 db.
2. 低 毛刺 和 快 沉降 时间 提供 未结清 动态
业绩 用于 波形 重建 或 数字 合成
要求, 包括 通信.
3. 开启-芯片, 边沿触发输入 cmos 锁扣 接口 随时
至 cmos 和 ttl 逻辑 家庭. 这 ad9774 可以 支持
输入 数据 费率 向上 至 32 msps.
4. 一个 温度 已补偿, 1.20 v 带隙 参考 是
包括 开启-芯片, 提供 一个 完成 dac 解决方案. 一个
外部 参考 将 也 是 已使用.
5. 这 电流 输出(s) 的 这 ad9774 可以 很容易 是 已配置
用于 各种 单端 或 差速器 电路 拓扑.
6. 片上 时钟 乘数 生成 全部 这 高速 时钟
必填项 由 这 内部 插值 过滤器. 两者都有 2
×
和 4
×
时钟 是 已生成 从 这 下部 费率 数据 时钟 提供的
由 这 用户.
txdac+ 是 一个 商标 的 模拟 设备, 公司
特点
单独 3 v 或 5 v 供应
14-有点 dac 分辨率 和 输入 数据 宽度
32 msps 输入 数据 费率 在 5 v
13.5 mhz 重建 带宽
12 enobs @ 1 mhz
77 dbc sfdr @ 5 mhz
4
插值 过滤器
69 db 图像 拒收
84% 通带 至 nyquist 比率
0.002 db 通带 波纹
23 3/4 循环 延迟
内部 4
时钟 乘数
片上 1.20 v 参考
44-铅 mqfp 包装
应用程序
通信 发送 频道:
无线 basestations
adsl/hfc 调制解调器
直接 数字 合成 (dds)