MOTOROLA
半导体 技术的 数据
2–1
rev 2
motorola, 公司 1996
12/93
3ĆBit 注册 总线 Transceiver
这mc10e/mc100e336 包含 三 总线 transceivers 和 两个都
transmit和 receive 寄存器. 这 总线 输出 (bus0
–BUS2) 是
指定为 驱动 一个 25
Ω
总线; 这 receive 输出 (q0 – q2) 是
指定为 50
Ω
. 这总线 输出 特性 一个 正常的 高 水平的 (v
OH
) 和
一个 截止 低 水平的 — 当 低, 这 输出 go 至 –2.0v 和 这 输出
发射级-追随着 是 “off”, presenting 一个 高 阻抗 至 这 总线. 这 总线
输出也 特性 边缘 慢-向下 电容.
•
25
Ω
截止 总线 输出
•
50
Ω
接受者 输出
•
transmit 和 receive 寄存器
•
1500ps 最大值 时钟 至 总线
•
1000ps 最大值 时钟 至 q
•
总线 输出 特性 内部的 边缘 慢-向下 电容
•
额外的 包装 地面 管脚
•
扩展 100e v
EE
范围 的 – 4.2v 至 – 5.46v
•
75k
Ω
输入 pulldown 电阻器
这 transmit 使能管脚 (ten) 控制 whether 电流 数据 是 使保持 在
这transmit 寄存器, 或者 新 数据 是 承载 从 这 一个/b 输入. 一个 低 在
两个都的 这 总线 使能 输入 (busen), 当 clocked 通过 这
寄存器,使不能运转 这 总线 输出 至 –2.0v.
这接受者 部分 clocks 总线 数据 在 这receive 寄存器, 之后
gating和 这 receive 使能 (rxen
) 输入.
所有寄存器 是 clocked 用 一个 积极的 转变 的 clk1或者 clk2 (或者
两个都).
额外的引线框架 grounding 是 提供 通过 这 地面 管脚 (地) 这个 应当 是 连接 至 0v. 这 地 管脚
是不 用电气 连接 至 这 碎片.
逻辑 图解
BUSEN1
BUSEN2
RXEN
V
EE
CLK1
CLK2
一个
0
26
27
28
2
3
4
25 24 23 22 21 20 19
18
17
16
15
14
13
12
115 6 7 8 9 10
TEN2 TEN1 B
2
一个
2
NC V
CCO
Q
2
地
BUS2
V
CC
Q
1
V
CCO
BUS1
地
B
0
一个
1
B
1
V
CCO
BUS0
地 Q
0
一个
0
B
0
一个
1
B
1
一个
2
B
2
TEN1
TEN2
RXEN
BUSEN1
BUSEN2
CLK1
CLK2
D
D
D
D
D
D
D
Q
Q
Q
Q
Q
Q
Q
0
0
0
1
1
1
BUS0
BUS1
BUS2
50
Ω
50
Ω
50
Ω
25
Ω
截止
25
Ω
截止
25
Ω
截止
Q
0
Q
1
Q
2
1
引脚: 28-含铅的 plcc
(顶 视图)
* 所有 v
CC
和 v
CCO
管脚 是 系 一起 在 这 消逝.
MC10E336
MC100E336
3-位 注册
总线 transceiver
fn 后缀
塑料 包装
情况 776-02