© 2000 仙童 半导体 公司 DS009469 www.fairchildsemi.com
april 1988
修订 九月 2000
74f74 双 d-类型 积极的 边缘-triggered flip-flop
74F74
双 d-类型 积极的 边缘-triggered flip-flop
一般 描述
这 f74 是 一个 双 d-类型 flip-flop 和 直接 clear 和 设置
输入 和 complementary (q, q
) 输出. 信息 在
这 输入 是 transferred 至 这 输出 在 这 积极的 边缘
的 这 时钟 脉冲波. 时钟 triggering occurs 在 一个 电压 水平的
的 这 时钟 脉冲波 和 是 不 直接地 related 至 这 转变
时间 的 这 积极的-going 脉冲波. 之后 这 时钟 脉冲波 输入
门槛 电压 有 被 passed, 这 数据 输入 是
锁 输出 和 信息 呈现 将 不 是 transferred 至
这 输出 直到 这 next rising 边缘 的 这 时钟 脉冲波
输入.
异步的 输入:
低 输入 至 s
D
sets q 至 高 水平的
低 输入 至 c
D
sets q 至 低 水平的
clear 和 设置 是 独立 的 时钟
同时发生的 低 在 c
D
和 s
D
制造 两个都 q 和 q高
订货 代号:
设备 也 有 在 录音带 和 卷轴. 具体说明 用 appending 这 后缀 letter “x” 至 这 订货 代号.
逻辑 symbols
ieee/iec
连接 图解
顺序 号码 包装 号码 包装 描述
74F74SC M14A 14-含铅的 小 外形 整体的 电路 (soic), 电子元件工业联合会 ms-120, 0.150 narrow
74F74SJ M14D 14-含铅的 小 外形 包装 (sop), eiaj 类型 ii, 5.3mm 宽
74F74PC N14A 14-含铅的 塑料 双-在-线条 包装 (pdip), 电子元件工业联合会 ms-001, 0.300 宽