>┊
首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号: 
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:328764
 
资料名称:ICS93722YFLFT
 
文件大小: 54.59K
   
说明
 
介绍:
Low Cost DDR Phase Lock Loop Zero Delay Buffer
 
 


: 点此下载
 
1
浏览型号ICS93722YFLFT的Datasheet PDF文件第2页
2
浏览型号ICS93722YFLFT的Datasheet PDF文件第3页
3
浏览型号ICS93722YFLFT的Datasheet PDF文件第4页
4
浏览型号ICS93722YFLFT的Datasheet PDF文件第5页
5
浏览型号ICS93722YFLFT的Datasheet PDF文件第6页
6
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
综合
电路
系统, 公司
ICS93722
0539e—07/18/03
块 图表
低 成本 ddr 相位 锁 回路 零 延迟 缓冲区
管脚 配置
28-管脚 ssop
推荐 应用程序:
ddr 零 延迟 时钟 缓冲区
产品 描述/特点:
•I
2
c 用于 功能 和 输出 控制
反馈 针脚 用于 输入 至 输出 同步
传播 光谱 宽容 输入
3.3v 宽容 clk_智力 输入
开关 特性:
峰值 - 峰值 抖动 (66mhz): &指示灯;120ps
峰值 - 峰值 抖动 (>100mhz): &指示灯;75ps
循环 - 循环 抖动 (66mhz):&指示灯;110ps
循环 - 循环 抖动 (>100mhz):&指示灯;65ps
输出 - 输出 偏斜: &指示灯;100ps
输出 上升 和 坠落 时间: 650ps - 950ps
职责 循环: 49.5% - 50.5%
功能
fb_智力
clk_intclk_智力
SCLKSCLK
sdata
ControlControl
逻辑
fb_outt
CLKT0
CLKT1
CLKT2
CLKT3
CLKT4
CLKT5
CLKC0
CLKC1
CLKC2
CLKC3
CLKC4
CLKC5
PLL
stupnTUPTUO
etatSLLP
DDVni_klctKL抄送KLcttuo_高炉
v5.2
)mon(
LLHL no
v5.2
)mon(
HHLH no
v5.2
)mon(
zHM02&指示灯;zzzffo
CLKC0
CLKT0
VDD
CLKT1
CLKC1
SCLK
clk_智力
n/c
VDDA
VDD
CLKT2
CLKC2
CLKC5
CLKT5
CLKC4
CLKT4
VDD
SDATA
n/c
fb_智力
fb_outt
n/c
CLKT3
CLKC3
ICS93722
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com