这 信息 入点 这个 文件 是 主题 至 变更 无 通知. 之前 使用 这个 文件, 请
确认 那 这个 是 这 最新 版本.
不 全部 设备/类型 可用 入点 每 国家/地区. 请 检查 与 本地 nec 代表 用于
可用性 和 附加 信息.
©
1999
mos 综合 电路
µ
µµ
µ
pd4564323 用于 rev.
e?
64m-有点 同步 dram
4-银行, lvttl
数据 工作表
文件 否. m14376ej2v0ds00 (2nd 版本)
日期 已发布 12月 1999 ns cp (k)
已打印 入点 日本
这 标记
•
••
•
显示 专业 修订 点数.
描述
这
µ
pd4564323 是 一个 高速 67,108,864-有点 同步 动态 随机访问 记忆, 有组织的 作为
524,288 字词
×
32 比特
×
4 银行.
这 同步 drams 已实现 高速 数据 转让 使用 这 管道 体系结构.
全部 输入 和 产出 是 已同步 与 这 正 边缘 的 这 时钟.
这 同步 drams 是 兼容 与 低 电压 ttl (lvttl).
这些 产品 是 已打包 入点 86-管脚 tsop (二).
特点
•
完全 同步 动态 ram, 与 全部 信号 引用 至 一个 正 时钟 边缘
•
脉冲 接口
•
可能 至 断言 随机 色谱柱 地址 入点 每 循环
•
四边形 内部 银行 受控 由 ba0 和 ba1 (银行 选择)
•
×
32 组织机构
•
字节 控制 由 dqm0, dqm1, dqm2 和 dqm3
•
可编程 包装 顺序 (顺序 / 交错)
•
可编程 突发 长度 (1, 2, 4, 8 和 已满 第页)
•
可编程 /cas 延迟 (2 和 3)
•
自动 预充电 和 受控 预充电
•
cbr (自动) 刷新 和 自我 刷新
•
单独 3.3 v
±
0.3 v 电源 供应
•
lvttl 兼容 输入 和 产出
•
4,096 刷新 循环次数 / 64 ms
•
突发 终止 由 突发 停止 命令 和 预充电 命令