ispGDX
tm
家庭
在系统内 可编程
通用 数字 交叉点
tm
ispgdx_08
1
功能 块 图表
特点
• 在系统内 可编程 通用 数字
交叉点 家庭
— 高级 体系结构 地址 可编程
pcb 互连, 总线 接口 集成 和
跳线/开关 更换
— 三个 设备 选项: 80 至 160 可编程 我/o
针脚
— “any 输入 至 任何 output” 路由
— 固定 高 或 低 输出 选项 用于 跳线/倾角
开关 仿真
— 节省空间 tqfp, pqfp 和 bga 包装
— 专用 ieee 1149.1-符合 边界 扫描
测试一下
— pci 符合 输出 驱动器
• 高 业绩 e?
2
CMOS
®
技术
— 5v 电源 供应
— 5.0ns 输入-至-输出/5.0ns 时钟到输出 延迟
— 低-电源: 40ma 静态 icc
— 平衡式 24ma 输出 缓冲区 与 可编程
回转 费率 控制
— 施密特 触发器 输入 用于 噪声 免疫
— 电气 可擦除 和 可重新编程
— 非挥发性 e?
2
cmos 技术
— 100% 已测试
• ispgdx 优惠 这 以下内容 优点
— 在系统内 可编程
— lattice isp 或 jtag 编程 接口
— 仅 5v 电源 供应 必填项
— 变更 互连 入点 秒
— 重新编程 焊接 设备
• 灵活 体系结构
— 组合/锁定/已注册 输入 或 产出
— 个人 我/o 三态 控制 与 极性 控制
— 专用 时钟 输入 针脚 (两个 或 四) 或
可编程 时钟 从 我/o 针脚 (从 20 向上 至
40)
— 向上 至 4:1 动态 路径 选择
— 可编程 输出 上拉 电阻
— 产出 三态 期间 通电 (“live insertion”
友好)
• 设计 支持 通过 lattice’s ispgdx
发展 软件
— ms 窗户 或 nt / pc-基于 或 太阳 o/s
— 容易 文本-基于 设计 进入
— 自动 信号 路由
— 程序 向上 至 100 isp 设备 同时
— 模拟器 网表 世代 用于 容易 板级
仿真
全球 路由
游泳池
(grp)
我/o
细胞
我/o 针脚 b
边界
扫描
控制
我/o
细胞
ISP
控制
我/o 针脚 一个
我/o 针脚 c
我/o 针脚 d
描述
这 ispgdx 体系结构 提供 一个 家庭 的 快, 灵活
可编程 设备 至 地址 一个 品种 的 系统-
水平 数字 信号 路由 和 接口 要求
包括:
• 多-港口 多处理机 接口
• 宽 数据 和 地址 总线 多路复用
(e?.g. 4:1 高速 总线 mux)
• 可编程 控制 信号 路由
(e?.g. 中断, dmareqs, 等等)
• 板级 pcb 信号 路由 用于 原型设计 或
可编程 总线 接口
这 ispgdx 家庭 由 的 三个 成员 与 80,
120 和 160 可编程 我/操作系统. 这些 设备 是
可用 入点 软件包 测距 从 这 100-管脚 tqfp 至
这 208-管脚 pqfp. 这 设备 功能 快 操作,
与 输入-输出 信号 延误 (tpd) 的 5ns 和 时钟-
to-输出 延误 的 5ns.
这 体系结构 的 这 设备 由 的 一个 系列 的
可编程 我/o 细胞 互联互通 由 一个 全球 溃败-
版权 © 2000 lattice 半导体 公司. 全部 品牌 或 产品 姓名 是 商标 或 已注册 商标 的 他们的 各自 持有人. 这 规格 和 信息 此处
是 主题 至 变更 无 通知.
lattice 半导体 corp., 5555 northeast moore ct., hillsboro, oregon 97124, 美国
8月 2000
电话. (503) 268-8000; 1-800-lattice; 传真 (503) 268-8556; http://www.latticesemi.com