9DB202CG
www.icst.com/产品/hiperclocks.html
rev. 一个 october 6, 2004
1
综合
电路
系统, 公司
ICS9DB202
pci e?
XPRESS
™
j
ITTER
一个
TTENUATOR
g
一般
d
ESCRIPTION
这 ics9db202 是 一个 高 perfromance 1-至-2 dif-
铁电位-至-hcsl 抖动 衰减器 设计 用于 使用
入点 pci express™ 系统. 入点 一些 pci express™
系统, 这样的 作为 那些 已找到 入点 台式机 pcs, 这
pci express™ 时钟 是 已生成 从 一个 低
带宽, 高 相位 噪声 pll 频率 合成器. 入点 这些
系统, 一个 抖动-衰减 设备 将 是 必要的 入点 订单
至 减少 高 频率 随机 和 确定性 抖动 com-
部件 从 这 pll 合成器 和 从 这 系统 板.
这 ics9db202 有 两个 pll 带宽 模式. 入点 低 乐队-
宽度 模式, 这 pll 回路 带宽 是 500khz. 这个 设置 的-
fers 这 最好 抖动 衰减 和 是 仍然 高 够了 至 通过 一个
三角形 输入 传播 光谱 配置文件. 入点 高 带宽 模式,
这 pll 带宽 是 在 1mhz 和 允许 这 pll 至 通过 更多
传播 光谱 调制.
用于 serdes 哪个 有 x10 参考 乘法器 相反 的 x12.5
乘法器, 每个 的 这 两个 pci express™ 产出 (pciex0:1)
可以 是 设置 用于 125mhz 相反 的 100mhz 由 正在配置 这
适当的 频率 选择 针脚 (fs0:1).
特点
•
两个 0.7v 电流 模式 差速器 hcsl 输出 对
•
1 差速器 时钟 输入
•
clk 和 nclk 支架 这 以下内容 输入 类型:
lvpecl, lvds, lvhstl, sstl, hcsl
•
最大值 输出 频率: 140mhz
•
输出 偏斜: 110ps (最大值)
•
循环到循环 抖动: 110ps (最大值)
•
rms 相位 抖动 @ 100mhz, (1.5mhz - 22mhz):
2.42ps (典型)
•
3.3v 操作 供应
•
0°c 至 70°c 环境 操作 温度
•
无铅 包装 可用
•
工业 温度 信息 可用 在 请求
HiPerClockS™
ics
p
入点
一个
SSIGNMENT
nOE0
nCLK
clk
旁路
nOE1
PCIEXT0
nPCIEXC0
PCIEXT1
nPCIEXC1
B
锁
d
IAGRAM
ICS9DB202
20-铅 tssop
6.50mm x 4.40mm x 0.92
包装 车身
g 包装
顶部 查看
ICS9DB202
20-铅, 209-密耳 ssop
5.30mm x 7.20mm x 1.75mm
车身 包装
f 包装
顶部 查看
相位
检测器
VCO
回路
过滤器
1 hiz
0 已启用
1 hiz
0 已启用
0 ÷4
1 ÷5
0 ÷5
1 ÷4
FS0
FS1
内部 反馈
÷5
电流
设置
-
+
0
1
0
1
IREF
pll_bw
clk
nCLK
FS0
v
dd
地
PCIEXT0
PCIEXC0
v
dd
nOE0
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
v
DDA
旁路
IREF
FS1
v
dd
地
PCIEXT1
PCIEXC1
v
dd
nOE1