1
®
fn3013.2
注意事项: 这些 设备 是 敏感 至 electrostatic 放电; 跟着 适当的 集成电路 搬运 程序.
1-888-intersil 或 321-724-7143
|
intersil (和 设计) 是 一个 已注册 商标 的 intersil 美洲 公司
版权 © intersil 美洲 公司 2004. 全部 权利 保留
全部 其他 商标 已提及 是 这 财产 的 他们的 各自 业主.
人时-6642/883
512 x 8 cmos 舞会
这 人时-6642/883 是 一个 512 x 8 cmos nicr fusible 链接
可编程 阅读 仅 记忆 入点 这 受欢迎 24 管脚,
字节 宽 引出线. 同步 电路 设计 技术
联合收割机 与 cmos 加工 至 给 这个 设备 高
速度 业绩 与 很 低 电源 耗散.
片上 地址 锁扣 是 提供, 允许 容易
接口 与 最近 generat离子 微处理器 那 使用
多路复用 地址/数据 总线 structures, 这样的 作为 这 8085.
这 输出 启用 控件, 两者都有活动 低 和 活动 高,
进一步 简化 microprocesso右 系统 接口 由
允许 输出 数据 总线 控制rol 独立 的 这 芯片
启用 控制. 这 数据 输出 锁扣 允许 这 使用 的 这
人时-6642/883 入点 高 速度 流水线 体系结构 系统,
和 也 入点 同步 逻辑 更换 功能.
应用程序 用于 这 人时-6642/883 cmos 舞会 包括 低
电源 手 持有 微处理器 基于 仪器仪表 和
通信 系统, 远程 数据 收购 和
加工 系统, processor 控制 商店, 和
同步 逻辑 更换.
全部 比特 是 已制造 存储 一个 逻辑 “0” 和 可以 是
选择性地 编程 用于 一个 逻辑 “1” 在 任何 有点 位置.
特点
• 这个 电路 是 已处理 入点 符合 至 密耳-标准-883
和 是 完全 conformant下 这 条款 的
段落 1.2.1.
• 低 电源 备用 和 操作 电源
- iccsb. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .100µA
- ICCOP . . . . . . . . . . . . . . . . . . . . . . . . . . 20ma 在 1mhz
• 快 访问权限 时间. . . . . . . . . . . . . . . . . . . . . . . 120/200ns
• 宽 操作 . . . . . . . . . . . . . . . . . . . .-55°c 至 +125°c
• 温度 范围
• 行业 标准 引出线
• 单独 5.0v 供应
• cmos/ttl 兼容 输入
• 字段 可编程
• 同步 操作
• 片上 地址 锁扣
• 分开 输出 启用
订购 信息
pkg.
温度
范围 (°c) 120ns 200ns
pkg.
dwg. #
SBDIP -55 至 +125 hm1-6642b/883 hm1-6642/883 d24.6
超薄
SBDIP
-55 至 +125 hm6-6642b/883 hm6-6642/883 d24.3
CLCC -55 至 +125 - hm4-6642/883 j28.一个
管脚 描述
管脚 描述
nc 否 连接
a0-a8 地址 输入
e?
芯片 启用
q 数据 输出
v
抄送
电源 (+5v)
G1
, g2, g3 输出 启用
p (备注) 程序 启用
备注: p 应该 是 硬接线 至地 除了 期间 编程.
引出线
m-6642/883 (sbdip)
顶部 查看
人时-6642/883 (clcc)
顶部 查看
1
2
3
4
5
6
7
8
9
10
11
12
A7
A6
A5
A4
A3
A2
A1
A0
Q0
Q1
Q2
地
16
17
18
19
20
21
22
23
24
15
14
13
v
抄送
G1
G2
G3
e?
Q7
Q5
Q4
Q3
A8
p
Q6
23
24
25
22
21
20
19
11
3 2 14
14 15 16 17 1812 13
28 27 26
10
5
6
7
8
9
A4
A3
A2
A1
A0
nc
Q0
G2
G3
e?
p
nc
Q7
Q6
Q1
Q2
地
nc
Q3
Q5
Q4
A5
A6
A7
nc
v
抄送
G1
A8
数据 工作表 march 2004