LH5P860
cmos 512k (64k
×
8) 伪-静态 ram
特色es
••
65,536
×
8 bit 风琴化
••
访问权限 时间: 80 ns (最大值.)
••
循环ti我: 140 ns(最小.)
••
唱乐 +5v 动力右 supply
••
管脚 一氧化碳mpatib乐 with 1m standard sram
••
动力右 consumption(最大值.):
ope评级: 440 mw
self refresh (ttl level):5.5 mw
自我 刷新 (cmoslevel):2.75mW
••
ttl 一氧化碳mpatib乐 我/o
••
512刷新 循环s/8 ms (最大值.)
••
available用于 自动刷新 和 选择f-参考雷什
模式s
••
packages:
32-pin, 600-密耳 倾角
32-pin, 525-密耳 sop
descRIPTION
这LH5P860 是 一个512k-有点 pseudo-静态ram 或-
gani泽德 作为 65,536
×
8 比特. 它 是 fabrica泰德 using sil我-
con-闸门 cmos 流程 technology.with 其 内置
oscillator, 它 是 easy 至 参考雷什 回忆 无 一个
外部 时钟.
管脚 连接
5p860-1
顶部 查看
5
6
7
8
11
12
一个
0
一个
3
26
25
24
23
22
21
18
一个
5
一个
4
9
10
一个
1
一个
2
20
19
一个
6
一个
9
一个
11
一个
10
13
14
15
28
27
我/o
0
一个
13
16
17
我/o
2
oe
ce
1
一个
7
地
我/o
4
我/o
3
我/o
5
一个
8
32-管脚 倾角
32-管脚 sop
3
4
一个
12
30
29
ce
2
一个
14
右/w
1
2
nc
32
31
v
抄送
RFSH
一个
15
我/o
1
我/o
6
我/o
7
图1.管脚 连接用于 倾角 和
sop 包装s
1