LH5P832
cmos 256k (32k
×
8) 伪-静态 ram
特色es
••
32,768
×
8 bit 风琴化
••
访问权限 时间: 100/120 ns (最大值.)
••
循环ti我: 160/190ns (最小.)
••
动力右 一氧化碳nsumpti开启:
ope评级: 357.5/303mW
斯坦dby: 16.5 mw
••
ttl 一氧化碳mpatib乐 我/o
••
256刷新 循环/4 ms
••
自动 刷新是 e?xecu泰德 由 入点内部
国家te右 (一氧化碳ntrolled由
oe/rfsh 管脚)
••
自我 刷新 是 e?xecu泰德由 实习生铝 计时器
••
唱乐 +5v p欠右 supply
••
packages:
28-pin, 600-密耳 倾角
28-pin, 300-密耳 sk-倾角
28-pin, 450-密耳 sop
描述
这LH5P832 是 一个 256k有点 伪-静态 右心房m或-
gani泽德 作为 32,768
×
8 bits. 它 是 预制 使用 sil我-
con-闸门 cmos流程 技术gy.
这 lh5p832 用途 convenient on-chip 右efresh cir-
cuitry 与 一个 dram 记忆细胞用于伪静态
操作. 这个简单外商投资企业 e?xternal 时钟 我输入, while?
提供ing 这 相同 简单, 非-multiplexed pinout 作为
行业 标准 高级ams. 此外, 到期 至 这功能-
国家similarities betweenPSRams 和srams, 许多
32K
×
8 sram 插座 可以 是 填充ed 与 这LH5P832
与 小或否 变更. 这优势 是这 成本
savings 真实已实现 with 这 l功率 一氧化碳st psr上午.
这 lh5P832PSR上午有 这 ability 至 填充 这 间隙
之间博士上午 和 sram 由提供 低 成本,低
备用 采购订单wer, 和 一个 simple? 接口.
三个 方法 的刷新 控制 是提供 用于
maxi妈妈 versati李ty. 一个 ‘ce-仅’ 刷新cycle? re-
freshes 这地址 行 的记忆 细胞透明-
很明显. 全部 256 行必须是 已刷新 或已访问 每
四 milliseconds. ‘auto刷新’ automatically cycles
通过一个 不同的 行 开启 每oe/rfsh cl锁定 脉冲,
既成事实shing 这 行 刷新 无 这需要至
补充y行 地址 外部. ‘self 右efresh’ 进一步
simpl艾米斯这 刷新 要求 由 消除 这
需要 用于 address 输入 和 时钟 脉冲 完全. 一个
自动 计时器 感官 时间 期间 当 记忆
访问权限 有 ceased, 和 provides 已满刷新 的 全部
行 的 记忆 without 任何 外部 一个ssistance.
管脚 连接
顶部 查看
1
2
3
4
7
8
一个
2
一个
5
26
25
24
23
22
21
18
15
一个
7
一个
6
5
6
一个
3
一个
4
20
19
一个
12
地
一个
8
一个
11
一个
10
ce
9
10
11
28
27 右/w
一个
1
v
抄送
12
17
16
一个
0
我/o
1
一个
9
13
14
oe/rfsh
我/o
2
我/o
3
我/o
7
我/o
6
我/o
5
我/o
4
我/o
8
5p832-1
一个
14
一个
13
28-管脚 倾角
28-管脚 sk-倾角
28-管脚 sop
Figure 1. 管脚 连接s用于 倾角,sk-倾角,
一个钕 sop packages
1