LH5P8129
特色es
••
131,072
×
8 b它 organization
••
访问权限 次 (最大值.): 60/80/100 ns
••
循环次 (最小.): 100/130/160ns
••
唱乐 +5v 动力右 supply
••
管脚 一氧化碳mpatib乐 with 1m standard sram
••
动力右 consumption:
ope评级: 572/385/275 mw(最大值.)
斯坦dby(ttl 水平): 5.5 mw (最大值.)
斯坦dby (cmos 水平): 1.1 mw (最大值.)
••
ttl 一氧化碳mpatib乐我/o
••
可用用于 自动刷新 和 选择f-参考雷什
模式s
••
512刷新 循环s/8 ms
••
packages:
32-pin, 600-密耳 倾角
32-pin, 525-密耳 sop
32-pin, 8
×
20 mm
2
tsop (类型 我)
描述
这 lh5p8129 是 一个 1m 有点 伪-静态 ram
organi泽德 作为 131,072
×
8 比特. 它 是 预制 using
silicon-闸门 cmos 流程 technology.
一个 PSR上午 用途 片上 刷新 电路 与 一个 dram
记忆 细胞 用于伪静态 操作 which elimi-
nates 外部 时钟 输入, 同时consi定神这引出线
兼容性与 行业 标准 srams. 这
advantage 是这 成本 savings 真实已实现 with这 l功率
成本 psram.
这 lh5p8129 psram 有 一个built-入点oscillator, which
使 它 容易 至 刷新 回忆 无 外部
时钟.
管脚 连接
5p8129-1
顶部 查看
5
6
7
8
11
12
一个
0
一个
3
26
25
24
23
22
21
18
一个
5
一个
4
9
10
一个
1
一个
2
20
19
一个
6
一个
9
一个
11
一个
10
13
14
15
28
27
我/o
0
一个
13
16
17
我/o
2
oe
ce
一个
7
地
我/o
4
我/o
3
我/o
5
一个
8
32-管脚 倾角
32-管脚 sop
3
4
一个
12
30
29
cs
一个
14
右/w
1
2
一个
16
32
31
v
抄送
RFSH
一个
15
我/o
1
我/o
6
我/o
7
图 1. 管脚 连接 用于 倾角 和
sop 包装s
CMOS1M(128k
×
8)
cs-控制rol pseudo-静态 ram
2
3
4
5
6
9
10
7
8
一个
9
11
1
32
31
30
29
26
25
28
27
24
23
oe
一个
10
32-管脚 tsop (类型 我)
12
15
16
13
14
21
20
22
19
17
18
一个
11
一个
13
一个
8
cs
右/w
一个
15
RFSH
我/o
2
我/o
1
一个
1
一个
3
我/o
7
ce
我/o
5
我/o
6
地
我/o
4
我/o
3
我/o
0
一个
0
一个
2
5p8129-2
v
抄送
一个
16
一个
14
一个
12
一个
7
一个
6
一个
5
一个
4
备注:
反向 弯管 可用 开启 请求.
顶部 查看
图 2.管脚 控制ect离子 用于 tsop 包装
1