LH540203
cmos 2048
×
9 异步 先进先出
特点
••
快 访问权限 次: 15/20/25/35/50 ns
••
快-坠落-thr奥 时间 体系结构 基于 开启
cmos 双端口 sram 技术
••
输入港口和 输出港口有完全
独立 timing
••
expandable 入点宽度 和 深度
••
已满, 一半-已满,和 空 状态 左前ags
••
数据 转播能力
••
ttl-兼容 我/o
••
pin 和 funct离子 兼容 与锋利的 lh5498
和 与上午/idt/mS7203
••
控制信号 assertive-低 用于 noise 免疫
••
软件包:
28-管脚, 300-密耳 pdip
28-管脚, 300-密耳 soj *
32-管脚PLCC
管脚 连接
功能 描述
这 lh540203 是 一个先进先出 (第一-入点, 第一-出点) 记忆
设备,基于 开启 完全-静态 cmos双port 高级上午 技术-
nology, 有能力的存储 向上 至 2048 九-有点字词. 它
follows这 行业标准体系结构 和 包装
引出线 用于九-有点 异步 fifos.每个 九-有点
lh540203 字 将 组成 的 一个 标准 八位 字节,
一起 与 一个 奇偶校验 有点或 一个 块-标记/framing有点.
这 输入 和 输出 端口 操作 完全 inde-
悬挂式的每个其他, 除非 这lh540203 becomes
要么全部已满或其他 全部 空.数据 流量 在一个 港口
是 已启动 由 断言 要么 的 两个 异步, 作为-
sertive-低 控制rol 输入: 写 (w) 用于 数据 进入 在 这
输入 港口, 或 阅读 (右)用于 数据 retrieval 在 这 输出 港口.
已满, 一半-已满, 和 空 状态 旗帜 显示器 这
范围 至哪个 这 内部 记忆有 被 filled指示灯. 这
系统 将 制造 使用 的 这些 状态 产出 至 避免
这 风险 的 数据 损失, 哪个 否则 可能 发生 要么
由 正在尝试 至 写 附加 字词 进入 一个 已经-已满
lh540203, 或 由 正在尝试 至 右ead 附加 字词从
一个 已经-空 lh540203. 当 一个 lh540203 是
操作 入点一个 深度-级联配置, 这一半-已满
旗子 是 不可用.
540203-2d
1
2
3
4
5
6
7
8
9
10
11
12
13
14
w
d
8
d
3
d
2
d
1
d
0
XI
ff
q
0
q
1
q
2
q
3
q
8
v
ss
28
27
26
25
24
23
22
21
20
19
18
17
16
15
d
7
左前/rt
rs
ef
xo/hf
q
5
q
4
右
q
6
q
7
d
6
d
5
d
4
v
抄送
28-管脚 pdip
28-管脚 soj
*
顶部 查看
图 1. 管脚连接 用于 pdip 和
soj * 软件包
5
6
7
8
9
10
d
2
XI
ff
11
2
3
4
32
31
30
29
28
27
26
25
24
nc
ef
d
3
d
8
w
nc
*
v
抄送
d
4
d
5
14
15
16
20
19
18
17
左前/rt
rs
23
xo/hf
22
21
12NC
13
1
q
3
q
8
v
ss
nc
*
右
q
4
q
5
540203-3d
d
1
d
0
q
0
q
1
q
2
d
6
d
7
q
7
q
6
32-管脚 plcc 顶部 查看
备注:
*
= 否 外部 电气 连接 是 允许.
图 2. 管脚连接 用于 plcc 包装
*这个是 一个 f国际记录 数据 工作表; 除了 那 全部 参考资料 to 这 soj package 有 预付款 信息信息 st美国.
1