Publication#
20446
rev:
我
修正案/
0
问题 日期:
九月 2000
马赫数
5 cpld 家庭
第五 世代 马赫数 体系结构
特点
◆
高 逻辑 密度 和 我/操作系统 用于 增加 逻辑 集成
— 128 至 512 宏单元 密度
— 68 至 256 我/操作系统
◆
宽 选择 的 密度 和 我/o 组合 至 支持 大多数 应用程序 需要
— 6 宏单元 密度 选项
— 7 我/o 选项
— 向上 至 4 我/o 选项 按 宏单元 密度
— 向上 至 5 密度 &放大器; 我/o 选项 用于 每个 包装
◆
业绩 特点 至 fit 系统 需要
— 5.5 ns t
pd
商业, 7.5 ns t
pd
工业
— 182 mhz f
CNT
— 四 可编程 电源/速度 设置 按 块
◆
灵活 体系结构 便利 逻辑 设计
— 多个 级别 的 开关 矩阵 允许 用于 业绩-基于 路由
— 100% routability 和 pin-out 保留
— 同步 和 异步 时钟, 包括 双-边缘 时钟
— 异步 产品- 或 总金额-期限 设置 或 重置
— 16 至 64 输出 启用
— 功能 的 向上 至 32 产品 条款
◆
高级 能力 用于 容易 系统 集成
— 3.3-v &放大器; 5-v 电子元件工业联合会-符合 运营
— ieee 1149.1 符合 用于 边界 扫描 测试
— 3.3-v &放大器; 5-v 在系统内 可编程 通过 ieee 1149.1 边界 扫描 测试一下 访问权限 港口
— pci 符合 (-5/-6/-7/-10/-12 速度 等级)
— 安全 用于 混合 供应 电压 系统 设计
— 总线-friendly™ 输入 &放大器; 我/操作系统
— 个人 输出 回转 费率 控制
— 热 socketing
— 可编程 安全 有点
◆
高级 e?
2
cmos 流程 提供 高 业绩, 成本 有效 解决方案
◆
支持 由 ispdesignexpert™ 软件 用于 快速 逻辑 发展
— 支架 hdl 设计 方法 与 结果 优化 用于 马赫数 5 设备
— 灵活性 至 适应 至 用户 要求
— 软件 partnerships 那 确保 客户 成功
◆
lattice 和 第三方 硬件 编程 支持
— latticepro™ 软件 用于 在系统内 可编程性 支持 开启 pcs 和 自动化 测试一下
设备
— 编程 支持 开启 全部 专业 程序员 包括 数据 我/o, bp microsystems, advin,
和 系统 概述