首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:491024
 
资料名称:MT46V128M8
 
文件大小: 2354.95K
   
说明
 
介绍:
DOUBLE DATA RATE (DDR) SDRAM
 
 


: 点此下载
 
1
浏览型号MT46V128M8的Datasheet PDF文件第2页
2
浏览型号MT46V128M8的Datasheet PDF文件第3页
3
浏览型号MT46V128M8的Datasheet PDF文件第4页
4
浏览型号MT46V128M8的Datasheet PDF文件第5页
5
浏览型号MT46V128M8的Datasheet PDF文件第6页
6
浏览型号MT46V128M8的Datasheet PDF文件第7页
7
浏览型号MT46V128M8的Datasheet PDF文件第8页
8
浏览型号MT46V128M8的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
产品 和 规格 discussed 在此处 是 为 evaluation 和 涉及 目的 仅有的 和 是 主题 至 改变 用
micron 没有 注意. 产品 是 仅有的 warranted 用 micron 至 满足 micron’s 生产 数据 薄板 规格.
09005aef8076894f
1gbbddrx4x8x16_1.fm - rev. 一个 3/03 en
1
©2003 micron 技术, 公司
1gb: x4, x8, x16
ddr sdram
初步的
翻倍 数据 比率
(ddr) sdram
mt46v256m4 – 64 meg x 4 x 4 banks
mt46v128m8 – 32 meg x 8 x 4 banks
为 这 最新的 数据 薄板 revisions, 请 谈及 至 这
micron 网 站点: www.micron.com/数据手册
特性
•V
DD
= +2.5v ±0.2v, v
DD
q = +2.5v ±0.2v
双向的 数据 strobe (dqs) transmitted/
received 和 数据, i.e., 源-同步的 数据
俘获 (x16 有 二 – 一个 每 字节)
内部的, pipelined 翻倍-数据-比率 (ddr)
architecture; 二 数据 accesses 每 时钟 循环
差别的 时钟 输入 (ck 和 ck#)
commands entered 在 各自 积极的 ck 边缘
dqs 边缘-排整齐 和 数据 为 读; 中心-
排整齐 和 数据 为 写
dll 至 排整齐 dq 和 dqs transitions 和 ck
四 内部的 banks 为 concurrent 运作
数据 掩饰 (dm) 为 masking 写 数据 (x16 有 二
–one 每 字节)
可编程序的 burst长度: 2, 4, 或者 8
自动 refresh 和 自 refresh 模式
变长 含铅的 tsop 为 改进 可靠性 (ocpl)
2.5v i/o (sstl_2 兼容)
concurrent 自动 precharge 选项 是 supported
t
ras lockout supported (
t
rap =
t
rcd)
便条: 1. 支持 pc2100 modules 和 2.5-3-3 定时
2. 支持 pc1600 modules 和 2-2-2 定时,
* 最小 时钟 比率 @ cl= 2.5
** cl = cas (读) latency
选项 标记
配置
256 meg x 4 (64 meg x 4 x 4 banks)
256M4
128 meg x 8 (32 meg x 8 x 4 banks)
128M8
64 meg x 16 (16 meg x 16 x 4 banks)
64M16
•plastic 包装 – ocpl
66-管脚 tsop(400 mil 宽度, 0.65mm
管脚 程度)
TG
66-管脚 tsop 含铅的-自由 (400 mil 宽度,
0.65mm 管脚 程度)
P
定时 – 循环 时间
7.5ns @ cl = 2.5 (ddr266b)
1, 2
-75
温度 比率
商业的 温度
(0
c 至 +70
c)
毫无
关键 定时 参数
等级
CLOCKRATE
数据-输出
WINDOW*
进入
WINDOW
DQS–DQ
SKEW
CL=2** cl=2.5**
-75 100 mhz 133MHz 2.5ns ±0.75ns +0.5ns
256 meg x 4 128 meg x 8 64 meg x 16
配置 64 meg x 4 x 4
banks
32 meg x 8 x 4
banks
16 meg x 16 x 4
banks
refresh 计数 8K 8K 8K
行 寻址 16k (a0–a13) 16k (a0–a13) 16k (a0–a13)
bank 寻址 4(ba0,ba1) 4(ba0,ba1) 4(ba0,ba1)
column 寻址 4k(a0–a9,
a11, a12)
2k(a0–a9, a11) 1k(a0–a9)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
V
SS
DQ15
V
SS
Q
DQ14
DQ13
V
DD
Q
DQ12
DQ11
V
SS
Q
DQ10
DQ9
V
DD
Q
DQ8
NC
V
SS
Q
UDQS
DNU
V
REF
V
SS
UDM
CK#
CK
CKE
NC
A12
A11
A9
A8
A7
A6
A5
A4
V
SS
x16
V
DD
DQ0
V
DD
Q
DQ1
DQ2
VssQ
DQ3
DQ4
V
DD
Q
DQ5
DQ6
VssQ
DQ7
NC
V
DD
Q
LDQS
A13
V
DD
DNU
LDM
WE#
CAS#
RAS#
CS#
NC
BA0
BA1
a10/ap
A0
A1
A2
A3
V
DD
x16
V
SS
DQ7
V
SS
Q
NC
DQ6
V
DD
Q
NC
DQ5
V
SS
Q
NC
DQ4
V
DD
Q
NC
NC
V
SS
Q
DQS
DNU
V
REF
V
SS
DM
CK#
CK
CKE
NC
A12
A11
A9
A8
A7
A6
A5
A4
V
SS
x8 x4
V
SS
NC
V
SS
Q
NC
DQ3
V
DD
Q
NC
NC
V
SS
Q
NC
DQ2
V
DD
Q
NC
NC
V
SS
Q
DQS
DNU
V
REF
V
SS
DM
CK#
CK
CKE
NC
A12
A11
A9
A8
A7
A6
A5
A4
V
SS
V
DD
DQ0
V
DD
Q
NC
DQ1
V
SS
Q
NC
DQ2
V
DD
Q
NC
DQ3
V
SS
Q
NC
NC
V
DD
Q
NC
A13
V
DD
DNU
NC
WE#
CAS#
RAS#
CS#
NC
BA0
BA1
a10/ap
A0
A1
A2
A3
V
DD
x8x4
V
DD
NC
V
DD
Q
NC
DQ0
V
SS
Q
NC
NC
V
DD
Q
NC
DQ1
V
SS
Q
NC
NC
V
DD
Q
NC
A13
V
DD
DNU
NC
WE#
CAS#
RAS#
CS#
NC
BA0
BA1
a10/ap
A0
A1
A2
A3
V
DD
图示 1: 管脚 分派 (顶 视图)
66-管脚 tsop
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com