Publication#
16493
rev.
d
修正案
/0
问题 日期:
二月 1996
2-36
palce16v8 家庭
ee cmos 20-管脚 通用 可编程 阵列 逻辑
决赛
com’l: h-5/7/10/15/25, q-10/15/25
指示: h-10/15/25, q-20/25
与众不同 特性
■
管脚 和 功能 兼容 与 全部 20-管脚
gal 设备
■
电气 可擦除 cmos 技术
提供 可重构 逻辑 和 已满
可测试性
■
高速 cmos 技术
— 5-ns 传播 延迟 用于 “-5” 版本
— 7.5-ns 传播 延迟 用于 “-7” 版本
■
直接 插件 更换 用于 这 pal16r8
系列 和 大多数 的 这 pal10h8 系列
■
产出 可编程 作为 已注册 或
组合 入点 任何 组合
■
外围设备 组件 互连 (pci)
符合
■
可编程 输出 极性
■
可编程 启用/禁用 控制
■
preloadable 输出 寄存器 用于 可测试性
■
自动 注册 重置 开启 电源 向上
■
成本效益 20-管脚 塑料 倾角, plcc, 和
soic 软件包
■
广泛的 第三方 软件 和 程序员
支持 通过 fusionpld 合作伙伴
■
完全 已测试 用于 100% 编程 和
功能 收益率 和 高 可靠性
■
5 ns 版本 利用 一个 拆分 引线框架 用于
改进 业绩
概述 描述
这 palce16v8 是 一个 高级 pal 设备 已建成 与
低-电源, 高-速度, 可电擦除 cmos
技术. 它 是 功能上 兼容 与 全部 20-管脚
gal 设备. 这 宏单元 提供 一个 通用 设备
体系结构. 这 palce16v8 将 直接 更换 这
pal16r8 和 pal10h8 系列 设备, 与 这 excep-
操作 的 这 pal16c1.
这 palce16v8 利用 这 熟悉 产品总和
(和/或) 体系结构 那 允许 用户 至 实施
复杂 逻辑 功能 很容易 和 高效. 多个
级别 的 组合 逻辑 可以 总是 是 减少 至
产品总和 窗体, 服用 优势 的 这 很
宽 输入 盖茨 可用 入点 pal 设备. 这 equa-
区域 是 编程 进入 这 设备 通过 浮动-
闸门 细胞 入点 这 和 逻辑 阵列 那 可以 是 已擦除
电气.
这 固定 或 阵列 允许 向上 至 八 数据 产品 条款
按 输出 用于 逻辑 功能. 这 总金额 的 这些 产品
饲料 这 输出 宏单元. 每个 宏单元 可以 是 专业版-
grammed 作为 已注册 或 组合 与 一个 活动-
高 或 低电平有效 输出. 这 输出 配置 是
已确定 由 两个 全球 比特 和 一个 本地 有点
控制 四 多路复用器 入点 每个 宏单元.
amd’s fusionpld 程序 允许 palce16v8 de-
标志 至 是 已实施 使用 一个 宽 品种 的 受欢迎
行业标准 设计 工具. 由 工作 紧密地 与
这 fusionpld 合作伙伴, amd 认证 那 这 工具
提供 准确, 质量 支持. 由 确保 那 第三-
派对 工具 是 可用, 费用 是 降低 因为 一个
设计师 是否 不 有 至 买 一个 完成 设置 的 新建
工具 用于 每个 设备. 这 fusionpld 程序 也
很大 减少 设计 时间 自 一个 设计师 可以 使用 一个
工具 那 是 已经 已安装 和 熟悉.