TLF10146
54FCT74FCT273 Octal D flip-flop
March 1993
54FCT74FCT273
Octal D flip-flop
一般 描述
这 ’FCT273 有 第八 边缘-triggered d-类型 flip-flops 和
单独的 D 输入 和 Q outputs 这 一般 缓冲
时钟 (cp) 和 主控 重置 (mr
) 输入 加载 和 重置
(clear) 所有 flip-flops simultaneously
这 寄存器 是 全部地 边缘-triggered 这 状态 的 各自 D 在-
put 一个 建制 时间 在之前 这 低-至-高 时钟 tran-
sition 是 transferred 至 这 相应的 flip-flop’s Q 输出-
put
所有 输出 将 是 强迫 低 independently 的 时钟 或者
数据 输入 用 一个 低 电压 水平的 在 这 MR
input 这
设备 是 有用的 为 产品 在哪里 这 真实 输出 仅有的 是
必需的 和 这 时钟 和 主控 重置 是 一般 至 所有
存储 elements
特性
Y
I
CC
减少 至 400
m
一个
Y
完美的 缓存区 为 MOS 微处理器 或者 记忆
Y
第八 边缘-triggered D flip-flops
Y
缓冲 一般 时钟
Y
Buffered 异步的 主控 重置
Y
TTL 输入 和 输出 水平的 兼容
Y
TTL 水平 接受 CMOS 水平
Y
I
OL
e
48 毫安 (com) 32 毫安 (mil)
Y
NSC 5474FCT273 是 管脚 和 functionally 相等的 至
IDT 5474FCT273
Y
军队 产品 一致的 至 mil-标准-883 和
标准 军队 绘画
5962-87656
逻辑 Symbols 连接 图解
TLF10146–1
IEEEIEC
TLF10146–2
管脚 分派
为 DIP Flatpak 和 SOIC
TLF10146–3
管脚 Names 描述
D
0
–D
7
数据 输入
MR
主控 重置
CP 时钟 脉冲波 输入
Q
0
–Q
7
数据 输出
管脚 分派
为 LCC
TLF10146–4
事实
TM
是 一个 商标 的 国家的 半导体 Corporation
C
1995 国家的 半导体 公司 rrd-b30m105printed 在 U S A