初步
0.18
µ
, 六个 图层 金属 cmos 流程
1.8 v vcc, 1.8/2.5/3.3 v 驱动器 有能力 我/o
向上 至 4,008 专用 人字拖
向上 至 55.3 k 嵌入式 ram 比特
向上 至 313 我/o
向上 至 370 k 系统 盖茨
ieee 1149.1 边界 扫描 测试
符合
低 电源 能力
向上 至 二十-四 2,304 有点 双 港口 高
业绩 sram 块
向上 至 55,296 嵌入式 ram 比特
ram/rom/先进先出 向导 用于 自动
配置
可配置 和 可级联
高 业绩 我/o 细胞 与 tco&指示灯; 3 ns
可编程 回转 费率 控制
可编程 我/o 标准:
lvttl, lvcmos, lvcmos18, pci,
gtl+, sstl2, 和 sstl3
独立 我/o 银行 有能力 的
支撑 多个 标准 入点 一个 设备
我/o 注册 配置: 输入,
输出, 输出 启用 (oe)
多个 专用 低 偏斜 时钟
网络
高 驱动器 仅输入 网络
象限-基于 segmentable 时钟 网络
用户 可编程 相位 已锁定 循环
硬接线 dsp 建筑物 块 与 综合
相乘, 添加, 和 累积 功能.
这 quicklogic 产品 来 与 安全
ViaLink
技术 那 保护 知识分子
财产 从 设计盗窃 和 反向
工程. 否 外部 配置 记忆
需要; 即时开启 在 电源-向上.
嵌入式 ram 块PLL PLL
Fabric
embeded 计算 单位
嵌入式 ram 块PLL PLL