1
数据 工作表 获得 从 harris 半导体
SCHS124D
特点
• 滞后 开启 时钟 输入 用于 改进 噪声
免疫 和 增加 输入 上升 和 坠落 次
• 异步 设置 和 重置
• 互补 产出
• 缓冲 输入
• 典型 f
最大值
= 50mhz 在 v
抄送
= 5v, c
l
= 15pf,
t
一个
= 25
o
c
• 扇出 (结束 温度 范围)
- 标准 产出 . . . . . . . . . . . . . . . 10 lsttl 荷载
- 总线 驾驶员 产出 . . . . . . . . . . . . . 15 lsttl 荷载
• 宽 操作 温度 范围 . . . -55
o
c 至 125
o
c
• 平衡式 传播 延迟 和 过渡 次
• Signi 电源 减少 比较 至 lsttl
逻辑 ics
• hc 类型
- 2v 至 6v 操作
- 高 噪声 免疫: n
il
= 30%, n
ih
= 30% 的 v
抄送
在 v
抄送
= 5v
• hct 类型
- 4.5v 至 5.5v 操作
- 直接 lsttl 输入 逻辑 兼容性,
v
il
= 0.8v (最大值), v
ih
= 2v (最小)
- cmos 输入 兼容性, 我
l
≤
1
µ
一个 在 v
ol
, v
哦
描述
这 ’HC74 和 ’HCT74 利用 硅 闸门 CMOS 技术
至 实现 操作 速度 等效 至 LSTTL 零件.
他们 展品 这 低 电源 消费 的 标准 CMOS
综合 电路, 一起 与 这 能力 至 驱动器 10 LSTTL
荷载.
这个 flip-flop 有 独立 数据,
设置, 重置 和
时钟 输入 和 q 和
q 产出. 这 逻辑 水平 目前
在 这 数据 输入 是 已转移 至 这 输出 期间 这
积极向上 过渡 的 这 时钟 脉冲.
设置 和 重置
是 独立 的 这 时钟 和 是 已完成 由 一个 低
水平 在 这 适当的 输入.
这 HCT 逻辑 家庭 是 功能上 作为 井 作为 管脚 兼容
与 这 标准 ls 逻辑 家庭.
订购 信息
零件 号码
温度 范围
(
o
c) 包装
CD54HC74F3A -55 至 125 14 ld cerdip
CD54HCT74F3A -55 至 125 14 ld cerdip
CD74HC74E -55 至 125 14 ld pdip
CD74HC74M -55 至 125 14 ld soic
CD74HC74MT -55 至 125 14 ld soic
CD74HC74M96 -55 至 125 14 ld soic
CD74HCT74E -55 至 125 14 ld pdip
CD74HCT74M -55 至 125 14 ld soic
CD74HCT74MT -55 至 125 14 ld soic
CD74HCT74M96 -55 至 125 14 ld soic
备注: 当 订购, 使用 这 整个 零件 号码. 这 suffix 96
表示 胶带 和 卷轴. 这 suffix t 表示 一个 小批量 卷轴 的
250.
注意事项: 这些 设备 是 敏感 至 静电 放电. 用户 应该 跟着 适当的 集成电路 搬运 程序.
版权
©
2003, 德州 仪器仪表 股份公司
cd54hc74, cd74hc74,
cd54hct74, cd74hct74
双 d 触发器 与 设置 和 重置
正-边缘 触发器
[ /标题
(cd54h
c74,
CD74H
c74,
CD74H
ct74)
/主题
(双 d
翻转-
翻牌圈
与 设置
january 1998 - 修订 九月 2003