M74HCT651
M74HCT652
October 1993
HCT652 八进制 总线 收发器/注册 (3-st吃了)
hCT651 八进制 总线 收发器/注册 (3-统计e?, inv.)
输入 和 输出 equiVALENT circuit
.
高 速度
f
最大值
= 60 MHz (典型值.) 在 v
抄送
=5V
.
兼容 与 TTL 产出
v
ih
= 2 v (最小.) 在 v
il
= 0.8v (最大值)
.
低 电源 耗散
我
抄送
=4
µ
一个 (最大值) 在 t
一个
=25
o
c
.
输出 驱动器 能力
15 LSTTL 荷载
.
对称 输出 阻抗
我
哦
=I
ol
= 6 ma (最小.)
.
平衡式 传播 延误
t
PLH
=t
PHL
.
管脚 和 功能 兼容
与 54/74ls651/652
描述开启
m74hct651/652 是 高 速度 CMOS 八进制
总线 收发器 和 寄存器
(3-州), 预制 入点 硅 闸门 c
2
mos
技术. 他们 有 这 相同 高 速度
业绩 的 LSTTL 合并 与 真 CMOS
低 电源 消费. 这些 设备 组成 的
总线 收发器 电路, d-类型 人字拖, 和 控制
电路 已安排 用于 多路复用 变速器 的
数据 直接 从 这 输入 总线 或 从 这 内部
存储 寄存器. 启用 GAB 和 GBA 是
提供 至 控制 这 收发器 功能. 选择
AB 和 选择 BA 控制 针脚 是 提供 至 选择
是否 实时 或 已存储 数据 是 已转让. 一个 低
输入 水平 选择 实时 数据, 和 一个 高 选择
已存储 数据. 数据 开启 这 一个 或 B 总线, 或 两者都有, 可以 是
已存储 入点 这 内部 d 人字拖 由 从低到高
过渡 在 这 适当的 时钟 针脚 (时钟 AB
或 时钟 ba) 无论如何 的 这 选择 或 启用
控制 针脚. 当 选择 AB 和 选择 BA 是 入点 这
实时 转让 模式, 它 是 也 可能 至 商店
数据 无 使用 这 内部 d-类型 人字拖 由
同时 启用 GAB 和 gba. 入点 这个
配置 每个 输出 加强 其 输入. 因此,
当 全部 其他 数据 来源 至 这 两个 集 的 总线
线条是 在 高 阻抗, 每个 设置 的 总线 线条 将
保持 在 其 最后一个 州. 全部 输入 是 配备 与
保护 电路 反对 静态 放电 和
瞬态 超额 电压.这个 综合 电路 有
输入 和 输出 特性 那 是 完全
兼容 与 54/74 LSTTL 逻辑 家庭.
m54/74hct 设备 是 设计 至 直接
接口 HSCMOS 系统 与 TTL 和 NMOS
组件. 他们 是 也 插头 入点 更换件 用于
LSTTL 设备 给予 一个 减少 的 电源
消费.
gab, gab, cab, 一个, B
sab, sba, CBA
B1R
(塑料 包装)
订单 代码 :
M74HCXXXM1R M74HCXXXB1R
M1R
(微型 包装)
管脚 连接
(top 查看)
1/12